发明名称 |
内容自适应的高精度宏块速率控制 |
摘要 |
方法和系统可以包括一种装置,所述装置具有用于为与视频信号相关联的比特流分配宏块比特预算集合的硬件逻辑单元。所述硬件逻辑单元还可以在一次性编码配置中基于所述宏块比特预算集合来控制所述比特流的帧大小。在一个例子中,所述硬件逻辑单元根据所述宏块比特预算集合来调整所述比特流的一个或多个量化参数。 |
申请公布号 |
CN104012090A |
申请公布日期 |
2014.08.27 |
申请号 |
CN201180075822.0 |
申请日期 |
2011.12.23 |
申请人 |
英特尔公司 |
发明人 |
N·路;J·M·霍兰;H·江 |
分类号 |
H04N19/115(2014.01)I;H04N19/149(2014.01)I;H04N19/124(2014.01)I;H04N19/176(2014.01)I;H04N19/132(2014.01)I;H04N19/192(2014.01)I;H04N19/18(2014.01)I;H04N19/167(2014.01)I |
主分类号 |
H04N19/115(2014.01)I |
代理机构 |
永新专利商标代理有限公司 72002 |
代理人 |
张扬;王英 |
主权项 |
一种计算机实现的方法,包括:基于宏块像素方差、总体高频幅度、残余误差以及先前经编码的比特数量中的至少一项来确定针对与视频信号相关联的比特流的宏块复杂度;基于静态位置、所述比特流的内容以及外部动态输入中的至少一项来确定所述比特流的重要区域;基于所述宏块复杂度和所述重要区域来为所述比特流分配宏块比特预算集合;生成宏块大小估计以确定所述比特流的累计比特和;在所述累计比特和与所述宏块比特预算集合之间执行比较;基于所述比较来选择更新策略;以及在一次性编码配置中基于所选择的更新策略来控制所述比特流的帧大小。 |
地址 |
美国加利福尼亚 |