发明名称 |
半导体装置 |
摘要 |
在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。 |
申请公布号 |
CN104012002A |
申请公布日期 |
2014.08.27 |
申请号 |
CN201180076035.8 |
申请日期 |
2011.12.29 |
申请人 |
瑞萨电子株式会社 |
发明人 |
饭岛正章;出口光宏 |
分类号 |
H03K5/00(2006.01)I;H03K5/13(2014.01)I |
主分类号 |
H03K5/00(2006.01)I |
代理机构 |
中国国际贸易促进委员会专利商标事务所 11038 |
代理人 |
陈华成 |
主权项 |
一种半导体装置,其特征在于,具备:时钟生成器,生成所设定的频率的时钟信号;以及接口电路,根据所述时钟信号,向外部的存储器装置供给动作时钟,从所述存储器装置接收数据信号以及选通信号,所述接口电路包括:延迟电路,使所接收的所述选通信号延迟;以及数据检测电路,在利用所述延迟电路延迟后的所述选通信号的边缘的定时,对所述数据信号进行采样,所述延迟电路包括:第1调整电路,能够按照与所述时钟信号的设定频率对应的多个阶段,调整所述选通信号的延迟量;以及第2调整电路,与所述第1调整电路串联地连接,能够以比所述第1调整电路更细的精度,调整所述选通信号的延迟量。 |
地址 |
日本神奈川 |