发明名称 时序恢复控制器及其操作方法
摘要 本发明公开了一种时序恢复控制器,可以两倍符码速率进行时序恢复,包含一取样器、一时序基数装置、一时序误差侦测器及一时序锁定侦测器。该时序误差侦测器包含一第一延迟器及一第二延迟器,用来延迟信号以输出一第一延迟数据序列及一第二延迟数据序列;以及一时序误差计算模块,用来产生一时序误差值,以调整一时序基数。该时序锁定侦测器包含一第三延迟器,用来延迟信号以输出一第三延迟数据序列;以及一时序锁定判断模块,用来产生一时序锁定判断结果。
申请公布号 CN102377557B 申请公布日期 2014.08.27
申请号 CN201010262221.8 申请日期 2010.08.23
申请人 联咏科技股份有限公司 发明人 黄共镳
分类号 H04L7/00(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 深圳新创友知识产权代理有限公司 44223 代理人 江耀纯
主权项 一种时序恢复控制器,可以两倍符码速率进行时序恢复,其特征在于,包含有:一取样器,用来根据一取样速率对一信号序列进行取样,以产生一取样序列;一时序基数装置,耦接于该取样器,用来根据一时序基数及该取样序列,产生一数据序列,该数据序列包含有复数个符码数据及复数个瞬时数据,且该数据序列的一数据速率为该复数个符码数据的一符码速率的两倍;一时序误差侦测器,可以两倍符码速率侦测时序误差大小,包含有:一第一延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;一第二延迟器,耦接于该第一延迟器,用来接收该第一延迟数据序列,并于延迟该数据周期后,输出一第二延迟数据序列;以及一时序误差计算模块,耦接于该时序基数装置、该第一延迟器及该第二延迟器,用来根据该数据序列、该第一延迟数据序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序误差值,以调整该时序基数;以及一时序锁定侦测器,可以两倍符码速率侦测时序锁定状态,包含有:一第三延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟该数据周期后,输出一第三延迟数据序列;以及一时序锁定判断模块,耦接于该时序基数装置及该第三延迟器,用来根据该数据序列及该第三延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序锁定判断结果;其中,该时序误差计算模块另包含有:一第一多任务器,耦接于该时序基数装置与该第二延迟器,用来根据该数据序列的数据的类型,输出一第一输出数据;一第二多任务器,耦接于该时序基数装置与该第二延迟器,用来根据该数据序列的数据的类型,输出一第二输出数据;一第一减法器,耦接于该第一多任务器及第二多任务器,用来将该第一输出数据减去该第二输出数据,以产生一减法结果;以及一乘法器,耦接于该第一延迟器及该减法器,用来将该第一延迟数据序列与该减法结果相乘,以产生该时序误差值;其中,于该数据序列的数据为符码数据时,该第一多任务器以该数据序列的数据为一第一输出数据且该第二多任务器以该第二延迟数据序列的数据为一第二输出数据,而于该数据序列的数据为瞬时数据时,该第一多任务器以该第二延迟数据序列的数据为该第一输出数据且该第二多任务器以该数据序列的数据为该第二输出数据;其中,该时序锁定判断模块另包含有:一第三多任务器,耦接于该时序基数装置与该第三延迟器,用来根据该数据序列的数据的类型,输出一第一输出数据;一第四多任务器,耦接于该时序基数装置与该第三延迟器,用来根据该数据序列的数据的类型,输出一第二输出数据;以及一判断组件,耦接于该第三多任务器及该第四多任务器,用来将该第一输出数据减去该第二输出数据,以产生该时序锁定判断结果;其中,于该数据序列的数据为符码数据时,该第三多任务器以该数据序列的数据为一第一输出数据且该第四多任务器以该第三延迟数据序列的数据为一第二输出数据,而于该数据序列的数据为瞬时数据时,该第三多任务器以该第三延迟数据序列的数据为该第一输出数据且该第四多任务器以该数据序列的数据为该第二输出数据。
地址 中国台湾新竹