发明名称 |
一种低写功耗的两端口静态随机存储器 |
摘要 |
本实用新型提供一种低写功耗的两端口静态随机存储器,写预判比较器将前一周期写数据与当前写数据进行比较,如果不同,则将写位线均衡信号置为有效,否则无效;当出现连续的写“0”或写“1”操作时,由于位线上保持的数据与需要写入的数据相同,写预判比较器将写位线均衡信号置为无效,因此位线不发生反转;当连续两次写的数据不同时,写预判比较器置写位线均衡信号有效,写位线和写位线反上的电荷重新分配,写位线和写位线反被均衡至中间电平,然后写位线均衡信号无效,写使能有效,写驱动器将位线和位线反驱动至新的电平。本实用新型与传统的基于写位线均衡技术的两端口静态随机存储器相比,在写数据翻转率为50%时,写位线翻转功耗降低50%。 |
申请公布号 |
CN203799667U |
申请公布日期 |
2014.08.27 |
申请号 |
CN201420151869.1 |
申请日期 |
2014.03.31 |
申请人 |
西安华芯半导体有限公司 |
发明人 |
熊保玉;拜福君 |
分类号 |
G11C11/413(2006.01)I |
主分类号 |
G11C11/413(2006.01)I |
代理机构 |
西安西交通盛知识产权代理有限责任公司 61217 |
代理人 |
王萌 |
主权项 |
一种低写功耗的两端口静态随机存储器,其特征在于,包括译码器、存储阵列、控制电路与预译码器、位线均衡器、静态写驱动器和写预判比较器;译码器通过多条字线(WL)连接存储阵列,译码器还通过多条预译码器输出(PRE_DEC)连接控制电路与预译码器;存储阵列通过多条写位线(WBL)连接位线均衡器、静态写驱动器和写预判比较器;控制电路与预译码器通过本地时钟(LCLK)和写使能(WEN_INT)连接位线均衡器、静态写驱动器和写预判比较器。 |
地址 |
710055 陕西省西安市高新6路38号腾飞创新中心A座4层 |