发明名称 智能变电站运行信息的处理系统及处理方法
摘要 本发明公开了一种变电站运行信息的处理系统及方法,包括内置内存的FPGA芯片,用于捕获网络报文并保存在FPGA的内存中;一个内置内存的第一DSP芯片,用于数据拆分、录波计算及故障测距并生成启动数据并保存在第一DSP芯片的内存;第一、第二两个RAM,第一RAM分别与FPGA芯片和第一DSP芯片电连接,用于在FPGA芯片控制下从FPGA 芯片的内存中读取数据供第一DSP芯片处理;第二RAM分别与FPGA芯片和第一DSP芯片电连接,用于缓存第一DSP内存中的启动数据以供FPGA芯片的内存读取。对于捕获的网络报文处理效率较高,有利于故障信息及时传输,有助于对变电站运行故障及时有效的分析定位。
申请公布号 CN104009541A 申请公布日期 2014.08.27
申请号 CN201410190370.6 申请日期 2014.05.07
申请人 深圳市国电南思系统控制有限公司;国网辽宁省电力有限公司电力科学研究院 发明人 蒋晔;卢德宏;于同伟;隋玉秋;黄旭;张晓辉;金世鑫;冯柳;吴兴林;王城钢
分类号 H02J13/00(2006.01)I 主分类号 H02J13/00(2006.01)I
代理机构 代理人
主权项 一种变电站运行信息的处理系统,其特征在于,包括:内置有内存的FPGA芯片,用于捕获网络报文并保存在所述FPGA芯片的内存中;至少一个内置有内存的第一DSP芯片,用于数据拆分、录波计算以及故障测距并生成启动数据并保存在所述第一DSP芯片的内存中;以及第一、第二两个RAM,所述第一RAM通过HPI分别与所述FPGA芯片和所述第一DSP芯片电连接,用于在所述FPGA芯片控制下从所述FPGA芯片的内存中读取数据以供所述第一DSP芯片处理;所述第二RAM通过SPI分别与所述FPGA芯片和所述第一DSP芯片电连接,用于缓存所述第一DSP内存中的所述启动数据以供所述FPGA芯片的内存读取。
地址 518000 广东省深圳市南山区高新区南区深圳威新软件科技园2号楼3层西南翼