发明名称 |
用于提供掩码寄存器与通用寄存器或存储器之间的转换的指令和逻辑 |
摘要 |
指令和逻辑提供掩码寄存器与通用寄存器或存储器之间的转换。在一些实施例中,响应于指定目的地操作数、与多个掩码数据字段相对应的掩码长度、以及源操作数的指令,从源操作数中的数据字段读取与指定掩码长度相对应的多个值并将其存储到由该指令指定的目的地操作数中的相应数据字段中,其中源或目的地操作数中的一个是掩码寄存器。可将指示被掩蔽向量元素的值存储到目的地操作数中除了与指定掩码长度相对应的多个数据字段之外的任何数据字段中。对于一些实施例,源或目的地操作数中的另一个可以是通用寄存器或存储器位置。 |
申请公布号 |
CN103988173A |
申请公布日期 |
2014.08.13 |
申请号 |
CN201180075023.3 |
申请日期 |
2011.11.25 |
申请人 |
英特尔公司 |
发明人 |
E·乌尔德-阿迈德-瓦尔;J·考博尔;R·凡伦天;B·L·托尔;M·J·查尼 |
分类号 |
G06F9/30(2006.01)I;G06F9/305(2006.01)I |
主分类号 |
G06F9/30(2006.01)I |
代理机构 |
上海专利商标事务所有限公司 31100 |
代理人 |
何焜 |
主权项 |
一种处理器,包括:掩码寄存器,包括第一多个数据字段,所述第一多个数据字段用于存储指示被掩蔽的向量元素的值和指示未被掩蔽的向量元素的值;解码级,用于解码第一指令,所述第一指令指定目的地操作数、与所述第一多个数据字段的部分相对应的掩码长度、以及源操作数;以及执行单元,用于响应于经解码的第一指令:从所述源操作数中的数据字段读取多个值,所述多个值的数量对应于由所述第一指令指定的掩码长度;将所述多个值存储至由所述第一指令指定的目的地操作数中的相应数据字段中;以及将指示被掩蔽的向量元素的值存储至所述目的地操作数中的除了与由所述第一指令指定的掩码长度相对应的所述第一多个数据字段的所述部分之外的任何数据字段中。 |
地址 |
美国加利福尼亚州 |