发明名称 初始化数字像素阵列存储器的装置
摘要 本发明涉及集成电路中的CMOS图像传感器设计领域,为解决数字像素CMOS图像传感器由于复位时的较大的电压降导致芯片功能失效的问题。为此,本发明采取的技术方案是,初始化数字像素阵列存储器装置,其数字像素结构为:光电二极管的P型掺杂区接地、N区连接复位管的源端,复位管的漏端连接电源;比较器的正端连接至参考电位VREF;比较器的输出驱动一个反相器,反相器的输出控制像素内部存储器的写使能端WR;选通信号RD_EN驱动选通晶体管MRD的栅端,控制像素内部存储器的输出端口OUT与外部列数据总线之间的连接性;增加一个用户可控制引脚PD_RST。本发明主要应用于数字电路设计。
申请公布号 CN103986887A 申请公布日期 2014.08.13
申请号 CN201410198081.0 申请日期 2014.05.12
申请人 天津大学 发明人 姚素英;李渊清;徐江涛;史再峰;高静;高志远;聂凯明
分类号 H04N5/374(2011.01)I;H04N5/3745(2011.01)I 主分类号 H04N5/374(2011.01)I
代理机构 天津市北洋有限责任专利代理事务所 12201 代理人 刘国威
主权项 一种初始化数字像素阵列存储器的装置,其特征是,数字像素结构为:光电二极管的P型掺杂区接地、N区连接复位管的源端,复位管的漏端连接电源;复位管是N型金属‑氧化物‑半导体晶体管,其栅端连接复位信号RST;光电二极管的N区连接至比较器的负端,比较器的正端连接至参考电位VREF;比较器的输出驱动一个反相器,反相器的输出控制像素内部存储器的写使能端WR;像素内部存储器在WR为高电位时接收外部全局计数器的计数值,计数值由IN端口被写入像素内部存储器;选通信号RD_EN驱动选通晶体管MRD的栅端,控制像素内部存储器的输出端口OUT与外部列数据总线之间的连接性;增加一个用户可控制引脚PD_RST,使该信号与由数字控制逻辑产生的像素复位信号RST通过一个或门进行或运算,得到的结果再作为整个像素阵列中所有像素的复位信号。
地址 300072 天津市南开区卫津路92号