发明名称 一种低存储容量的Turbo码译码器及其设计方法
摘要 本发明提供一种低存储容量的Turbo码译码器及其设计方法,包括BMU<sub>α</sub>和BMU<sub>β</sub>,所述BMU<sub>β</sub>与LIFO SMC存储器相连,所述BMU<sub>α</sub>与LIFO SMC存储器均连接至后验概率LLR计算单元,所述BMU<sub>β</sub>和LIFO SMC存储器之间通过一个压缩计算单元相连,所述LIFO SMC存储器和后验概率LLR计算单元之间通过一个再生计算单元相连,所述压缩计算单元对后向度量进行排序构造序号数组并计算增量值,所述序号数组与增量值存储于所述LIFO SMC存储器中,所述再生计算单元访问所述LIFO SMC存储器中的序号数组与增量值,估算后向度量。本发明所提供的Turbo译码器,LIFO SMC容量降低效果更好,不仅适用于单比特Turbo码,也适用于双二元的Turbo码,使低LIFO SMC容量译码器结构设计方案得到了统一。
申请公布号 CN103957016A 申请公布日期 2014.07.30
申请号 CN201410199648.6 申请日期 2014.05.12
申请人 西南大学;上海交通大学;文红 发明人 詹明;伍军;文红
分类号 H03M13/29(2006.01)I 主分类号 H03M13/29(2006.01)I
代理机构 上海汉声知识产权代理有限公司 31236 代理人 郭国中;樊昕
主权项 一种低存储容量的Turbo码译码器,包括BMU<sub>α</sub>(前向度量计算单元)和BMU<sub>β</sub>(后向度量计算单元),所述BMU<sub>β</sub>与LIFO SMC存储器相连,所述BMU<sub>α</sub>与LIFO SMC存储器均连接至后验概率LLR计算单元,其特征在于,所述BMU<sub>β</sub>和LIFO SMC存储器之间通过一个压缩计算单元相连,所述LIFO SMC存储器和后验概率LLR计算单元之间通过一个再生计算单元相连,所述压缩计算单元对后向度量进行排序构造序号数组并计算增量值,所述序号数组与增量值存储于所述LIFO SMC存储器中,所述再生计算单元访问所述LIFO SMC存储器中的序号数组与增量值,估算后向度量。
地址 400715 重庆市北碚区天生路2号