发明名称 一种TR组件调试仪组合脉冲发生方法和控制方法
摘要 本发明公开了一种TR组件调试仪组合脉冲发生方法和控制方法,设有时序控制模块和人机交互模块,不但可以产生T/R组件调试所需要的组合脉冲,而且可通过人机交互模块的面板输入T/R组件测试所需要的组合脉冲生成所要的参数,就可以得到不同T/R组件测试所需要的组合脉冲,还可以根据T/R组件测试时发射和接收状态下所需要的信号状态对组合脉冲T_R信号、T信号和R信号进行对应的置高置低处理,以满足T/R组件测试的需要,同时设有LVDS差分电路,可通过LVDS差分电路的转化,对高频下的时序信号进行平滑处理,使得T/R组件可以测试高频下的性能。
申请公布号 CN103955157A 申请公布日期 2014.07.30
申请号 CN201410210198.6 申请日期 2014.05.19
申请人 江苏万邦微电子有限公司 发明人 朱勤辉;张林;窦延军
分类号 G05B19/042(2006.01)I 主分类号 G05B19/042(2006.01)I
代理机构 南京钟山专利代理有限公司 32252 代理人 戴朝荣
主权项 一种TR组件调试仪组合脉冲发生方法和控制方法,其特征在于:TR组件调试仪包括主控模块、时序控制模块和人机交互模块,主控模块分别与时序控制模块和人机交互模块相连,主控模块包括单片机,时序控制模块包括FPGA和晶振,人机交互模块包括仪器正面板和交互界面,仪器正面板上设有功能选择开关,功能选择开关与单片机相连;组合脉冲发生方法:晶振产生固定频率的周期信号,FPGA对周期频率信号的高低电平计数,通过人机交互模块输入计算脉冲信号所需要的频率、占空比以及t1、t2、t3和t4的值,主控模块接收输入的计算脉冲信号所需要的频率、占空比以及t1、t2、t3和t4的值,并将计算脉冲信号所需要的频率、占空比以及t1、t2、t3和t4的值发送给FPGA,FPGA根据得到的频率和占空比计算出T_R信号,FGPA根据所得T_R信号的的上升沿和下降沿,并根据t1、t2、t3和t4的值计算出T信号和R信号;T信号的上升沿比T_R信号的上升沿延迟t2的时间,T信号的下降沿沿比T_R信号的下降沿提前t3的时间,R信号的下降沿比T_R信号的上升沿提前t1的时间,R信号的上升沿比T_R信号的下降沿延迟t4的时间;组合脉冲信号控制方法:通过功能选择开关选择T/R组件的工作模块:发射模式或者接收模块,功能选择开关选择发射模式时,单片机接收功能选择开关的启动信号后,并向FPGA发送组合脉冲信号启动命令,FPGA收到单片机发送的组合脉冲信号启动命令后,输出T/R组合脉冲信号信号,输出的T/R组合脉冲信号信号的频率和周期由输入的占空比和设定的频率决定,功能选择开关选择接收模式时,单片机接收功能选择开关的信号后,并向FPGA发送信号,FPGA收到单片机发送的信号后,将T_R信号和T信号置低,R信号逻辑输出,R信号有置高、置低两种状态。
地址 210042 江苏省南京市玄武区玄武大道699-1号