发明名称 硬件木马测试系统
摘要 本发明公开了一种硬件木马测试系统,包括:PC机,用于生成测试向量,对FPGA芯片进行编程;控制NI高速数字IO板卡、示波器和FPGA芯片,并接收NI高速数字IO板卡和示波器发送的信号;NI高速数字IO板卡,用于输出测试向量到FPGA芯片,采集FPGA响应信号,并回传至PC机;测试电路,包括FPGA芯片,接收NI高速数字IO板卡输出的测试向量;还包括精密电阻R<sub>1</sub>和R<sub>2</sub>,监测FPGA芯片的内核电压和辅助电压功耗变化;示波器,用于自动触发和采集FPGA芯片内核电压和辅助电压功耗变化信号,发送至PC机;精密稳压电源,用于给测试电路供电。本发明进行自动化测试,提高逻辑测试和旁路分析的精度,具有很好的应用价值。
申请公布号 CN103954904A 申请公布日期 2014.07.30
申请号 CN201410175506.6 申请日期 2014.04.28
申请人 工业和信息化部电子第五研究所 发明人 何春华;王力纬;侯波;恩云飞;谢少锋
分类号 G01R31/317(2006.01)I;G01R31/3177(2006.01)I 主分类号 G01R31/317(2006.01)I
代理机构 广州华进联合专利商标代理有限公司 44224 代理人 王茹
主权项 一种硬件木马测试系统,其特征在于,包括:PC机,用于生成测试向量,对测试电路中的FPGA芯片进行编程;控制NI高速数字IO板卡、示波器和所述FPGA芯片,并接收所述NI高速数字IO板卡回传的响应信号和所述示波器发送的采集信号,进行数据处理;NI高速数字IO板卡,用于将所述PC机生成的所述测试向量输出到所述测试电路中的所述FPGA芯片,同步采集所述FPGA芯片的响应信号,并将所述响应信号回传至所述PC机;测试电路,包括所述FPGA芯片,所述FPGA芯片接收所述NI高速数字IO板卡输出的所述测试向量;还包括精密电阻R<sub>1</sub>和精密电阻R<sub>2</sub>,所述精密电阻R<sub>1</sub>用于监测所述FPGA芯片的内核电压功耗变化,所述精密电阻R<sub>2</sub>用于监测所述FPGA芯片的辅助电压功耗变化;示波器,用于自动触发和采集所述FPGA芯片的内核电压和辅助电压功耗变化信号,并将采集的信号发送至所述PC机;精密稳压电源,用于给所述测试电路供电。
地址 510610 广东省广州市天河区东莞庄路110号