发明名称 一种实现DDS幅度调制输出的方法及电路
摘要 本发明的实现DDS幅度调制输出的方法,包括a.选取DDS;b.选取并行接口的DAC;c.选取并行锁存器,锁存器输出端与DAC数据输入端相连;d.电阻R<sub>S</sub>串接在DAC输出和DDS的DAC R<sub>set</sub>之间;e.用MCU控制DDS和锁存器。本发明的实现DDS幅度调制输出的电路,包括MCU、DDS、DAC和电阻R<sub>S</sub>,特征在于:包括锁存器;锁存器输入端通过并行接口与MCU相连,输出端通过并行接口连接到DAC输入端;MCU经过锁存器缓冲控制DAC输出电压的变化,引起DDS片内DAC满量程电流变化,实现DDS的调幅输出。本发明利用DAC实现了对DDS输出信号的精确幅度调制。
申请公布号 CN103944566A 申请公布日期 2014.07.23
申请号 CN201410176015.3 申请日期 2014.04.24
申请人 山东交通学院 发明人 司朝良;钟凌惠
分类号 H03L7/24(2006.01)I 主分类号 H03L7/24(2006.01)I
代理机构 代理人
主权项 一种实现DDS幅度调制输出的方法,其特征在于,包括以下步骤:a.选取一个直接数字式频率合成器DDS,设其片内电流型DAC的基准电压为V<sub>REF</sub>、满量程电流为I,I的设置端为连到芯片外部的引脚“DAC R<sub>set</sub>”;b.选取一个带并行输入接口的高速DAC,设其数‑模转换后的模拟输出电压为V<sub>DAC</sub>;c.选取一个并行输入、并行输出的锁存器,锁存器的数据位数与高速DAC的分辨率位数相同,锁存器的数据输出端与高速DAC的并行数据输入端相连;d.选取一个电阻R<sub>S</sub>,R<sub>S</sub>的一端接在高速DAC的模拟电压输出端,另一端连接到DDS的“DAC R<sub>set</sub>”端;e.选取一个微控制器MCU,用于对DDS的输出频率和高速DAC的输出电压进行控制。
地址 250357 山东省济南市长清大学科技园海棠路5001号