发明名称 | 使用一时钟缓冲器及多个触发器的功率节省电路 | ||
摘要 | 本发明描述一种电路,其包含用于至少一个时钟信号的时钟输入。仅一个时钟缓冲器连接到所述时钟输入以基于所述至少一个时钟信号而产生至少第一经修改时钟信号及第二经修改时钟信号。多个触发器连接到所述时钟缓冲器。所述触发器中的每一者接收所述第一及第二经修改时钟信号。多个数据输入各自连接到所述多个触发器中的至少一者以将输入数据提供到所述多个触发器。多个数据输出各自连接到所述多个触发器中的至少一者以从所述多个触发器提供输出数据。所述多个触发器中的每一者利用所述第一经修改时钟信号及所述第二经修改时钟信号将所述输入数据变换成所述输出数据。 | ||
申请公布号 | CN102067061B | 申请公布日期 | 2014.07.16 |
申请号 | CN200980119188.9 | 申请日期 | 2009.05.07 |
申请人 | 高通股份有限公司 | 发明人 | 加里·纳瑟;王胜洪;马杨·穆德吉尔 |
分类号 | G06F1/00(2006.01)I | 主分类号 | G06F1/00(2006.01)I |
代理机构 | 北京律盟知识产权代理有限责任公司 11287 | 代理人 | 刘国伟 |
主权项 | 一种具有时钟缓冲器及多个触发器的电路,所述电路包括:时钟输入,其用于至少一个时钟信号;所述时钟缓冲器,其连接到所述时钟输入,所述时钟缓冲器基于所述至少一个时钟信号而产生至少第一经修改时钟信号及第二经修改时钟信号;所述多个触发器,其连接到同一时钟缓冲器,所述多个触发器中的每一者接收所述第一经修改时钟信号及所述第二经修改时钟信号;多个数据输入,每一数据输入连接到所述多个触发器中的至少一者以将输入数据提供到所述多个触发器;及多个数据输出,每一数据输出连接到所述多个触发器中的至少一者以从所述多个触发器提供输出数据,其中所述多个触发器中的每一者利用从所述时钟缓冲器产生的所述第一经修改时钟信号及所述第二经修改时钟信号将所述输入数据变换成所述输出数据;其中所述时钟缓冲器包括:至少第一时钟反相器及第二时钟反相器,其彼此串联连接,其中所述第一时钟反相器接收所述至少一个时钟信号并从所述至少一个时钟信号产生所述第一经修改时钟信号,且其中所述第二时钟反相器接收所述第一经修改时钟信号并从所述第一经修改时钟信号产生所述第二经修改时钟信号。 | ||
地址 | 美国加利福尼亚州 |