发明名称 |
一种采用静态写技术减小写功耗的静态随机存储器 |
摘要 |
本发明提供一种采用静态写技术减小写功耗的静态随机存储器,位线预冲电信号产生电路在时钟的上升沿检测写使能是否有效,如果写使能信号有效,则位线预冲电信号无效;否则,位线预充电信号有效,即在写操作时位线预冲电信号无效。静态写驱动器的由反相器和三态门组成,当写使能有效时,静态写驱动器的输出直接驱动位线。与传统的静态随机存储器相比,本发明在写操作时,不需要对位线进行预充电操作。当出现连续的写“0”或写“1”操作时,由于位线上保持的数据与需要写入的数据相同,因此位线不发生反转,从而节省功耗。在写数据的翻转概率为二分之一的情况,本发明与传统的设计相比,写位线翻转功耗降低50%。 |
申请公布号 |
CN103886896A |
申请公布日期 |
2014.06.25 |
申请号 |
CN201410126352.1 |
申请日期 |
2014.03.31 |
申请人 |
西安华芯半导体有限公司 |
发明人 |
熊保玉;拜福君 |
分类号 |
G11C11/419(2006.01)I |
主分类号 |
G11C11/419(2006.01)I |
代理机构 |
西安西交通盛知识产权代理有限责任公司 61217 |
代理人 |
王萌 |
主权项 |
一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,包括译码器、存储阵列、控制电路与预译码器、位线预冲电信号产生电路、位线预冲电与均衡电路和静态写驱动器;译码器通过多条字线(WL)连接存储阵列,译码器还通过多条预译码器输出(PRE_DEC)连接控制电路与预译码器;存储阵列通过多条位线(BL)连接位线预冲电与均衡电路和静态写驱动器;控制电路与预译码器还通过本地时钟(LCLK)和写使能(WE)连接预冲电信号产生电路;控制电路与预译码器还通过写驱动器使能(WE)连接静态写驱动器;位线预冲电与均衡电路通过位线预冲电信号(PRE_N)连接预冲电信号产生电路。 |
地址 |
710055 陕西省西安市高新6路38号腾飞创新中心A座4层 |