发明名称 用于编码和解码的方法和设备
摘要 一种对具有下行链路控制信息(DCI)的物理下行链路控制信道(PDCCH)上的比特序列进行编码的方法包括:确定DCI比特以提供DCI比特序列;对DCI比特序列执行CRC计算以提供CRC奇偶检验位序列;对CRC奇偶检验位序列进行加扰以提供经加扰的CRC比特序列;如果DCI格式是LTE-A,则对DCI及附加的经加扰的CRC比特序列进行进一步加扰以提供经LTE-A加扰的比特序列;对DCI附加的经加扰的CRC比特序列或经LTE-A加扰的比特序列进行信道编码以提供经信道编码的比特序列;调制经信道编码的比特序列以提供经调制的符号序列;将经调制的符号序列分层映射到与发送器相关联的一个或多个天线以提供一个或多个具有符号序列的层;以及对经分层的符号序列进行预编码。
申请公布号 CN102273298B 申请公布日期 2014.06.25
申请号 CN200980154351.5 申请日期 2009.12.25
申请人 日本电气株式会社 发明人 修俊;彭·恩古亚
分类号 H04W72/04(2006.01)I 主分类号 H04W72/04(2006.01)I
代理机构 北京东方亿思知识产权代理有限责任公司 11258 代理人 宋鹤
主权项 一种对具有下行链路控制信息(DCI)的物理下行链路控制信道(PDCCH)上的比特序列进行编码的方法,包括:(a)确定DCI比特以提供DCI比特序列;(b)对所述DCI比特序列执行CRC计算以提供CRC奇偶检验位序列;(c)对所述CRC奇偶检验位序列进行加扰以提供经加扰的CRC比特序列;(d)如果DCI格式是LTE‑A,则对DCI及附加的所述经加扰的CRC比特序列进行进一步加扰以提供经LTE‑A加扰的比特序列;(e)对DCI附加的经加扰的CRC比特序列或经LTE‑A加扰的比特序列进行信道编码以提供经信道编码的比特序列;(f)调制所述经信道编码的比特序列以提供经调制的符号序列;(g)将所述经调制的符号序列分层映射到与发送器相关联的一个或多个天线以提供一个或多个具有符号序列的层;以及(h)对经分层的符号序列进行预编码。
地址 日本东京都