发明名称 用于微处理器的可配置高速缓冲存储器
摘要 本发明提供一种用于处理单元的高速缓冲存储器模块,其具有与存储器耦合的高速缓冲存储器控制单元以及与所述控制单元及所述存储器耦合的高速缓存存储器,其中所述高速缓存存储器具有多个高速缓冲存储器线,所述多个高速缓冲存储器线中的至少一个高速缓冲存储器线具有地址标记位字段及用于存储待顺序发布的指令的相关联存储区域以及至少一个控制位字段,其中所述控制位字段与所述地址标记位字段耦合以屏蔽所述地址标记位字段中预定义数目的位。
申请公布号 CN101558390B 申请公布日期 2014.06.18
申请号 CN200780046103.X 申请日期 2007.12.12
申请人 密克罗奇普技术公司 发明人 罗德尼·J·佩萨文托;格雷格·D·拉赫蒂;约瑟夫·W·特里斯
分类号 G06F12/08(2006.01)I 主分类号 G06F12/08(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 王允方
主权项 一种用于中央处理单元的高速缓冲存储器模块,其包含:与存储器耦合的高速缓冲存储器控制单元,与所述控制单元及所述存储器耦合的高速缓存存储器,其中所述高速缓存存储器包含多个高速缓冲存储器线,所述多个高速缓冲存储器线中的至少一个高速缓冲存储器线包含地址标记位字段及用于存储待顺序发布的多个指令的相关联存储区域以及至少一个控制位字段,其中所述控制位字段与所述地址标记位字段耦合以屏蔽所述地址标记位字段中预定义数目的位。
地址 美国亚利桑那州