发明名称 |
基于数字延迟和幅度程控技术的高度模拟模块 |
摘要 |
本实用新型公开了一种基于数字延迟和幅度程控技术的高度模拟模块,其包括输入限幅电路等;系统控制终端通过总线控制FPGA芯片产生模块的控制信号,输入限幅电路的输出端连接到下变频电路的第一输入端,下变频电路的输出端连接到模数转换电路的输入端,模数转换电路的输出端连接到FPGA电路的输入端,数模转换电路的输出端连接到上变频电路的第一输入端,上变频电路的输出端连接到幅度程控电路的输入端,本振源电路的第一输出端连接到下变频电路的第二输入端,本振源电路的第二输出端连接到上变频电路的第二输入端。本实用新型可以按照用户的需要在大范围内实现任意高度的模拟功能,增强了模块的实用性。 |
申请公布号 |
CN203642936U |
申请公布日期 |
2014.06.11 |
申请号 |
CN201320793606.6 |
申请日期 |
2013.12.04 |
申请人 |
中国电子科技集团公司第五十研究所 |
发明人 |
韩立群 |
分类号 |
G01C25/00(2006.01)I;G01S7/40(2006.01)I |
主分类号 |
G01C25/00(2006.01)I |
代理机构 |
上海汉声知识产权代理有限公司 31236 |
代理人 |
郭国中 |
主权项 |
一种基于数字延迟和幅度程控技术的高度模拟模块,其特征在于,其包括一输入限幅电路、一下变频电路、一模数转换电路、一FPGA电路、一数模转换电路、一上变频电路、一幅度程控电路和一本振源电路;系统控制终端通过总线控制FPGA芯片产生模块的控制信号,输入限幅电路的输出端连接到下变频电路的第一输入端,下变频电路的输出端连接到模数转换电路的输入端,模数转换电路的输出端连接到FPGA电路的输入端,FPGA电路的输出端连接到数模转换电路的输入端,数模转换电路的输出端连接到上变频电路的第一输入端,上变频电路的输出端连接到幅度程控电路的输入端,本振源电路的第一输出端连接到下变频电路的第二输入端,本振源电路的第二输出端连接到上变频电路的第二输入端。 |
地址 |
200063 上海市普陀区武宁路423号 |