发明名称 数据流存储方法及现场可编程门阵列
摘要 本发明实施例提供了一种非易失性可编程逻辑器件的数据流存储方法以及现场可编程门阵列,所述方法包括:从数据接口接收编程指令,所述的编程指令用于指示对易失性存储器进行编程;根据所述的编程指令对易失性存储器进行编程操作,配置数据流文件;从数据接口接收复制指令,所述的复制指令用于指示将易失性存储器中的数据流文件复制到所述的非易失性存储器;根据所述的复制指令将数据流文件复制到所述的非易失性存储器。解决了现有技术中带有易失性存储器诸如SRAM的非易失性FPGA器件仅能实现将数据流文件从EEPROM复制到SRAM,无法实现数据流文件在EEPROM与SRAM之间的双向传输的技术难题。
申请公布号 CN103853629A 申请公布日期 2014.06.11
申请号 CN201210500605.8 申请日期 2012.11.29
申请人 艺伦半导体技术股份有限公司 发明人 朱璟辉
分类号 G06F11/14(2006.01)I;G06F9/46(2006.01)I 主分类号 G06F11/14(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 任默闻
主权项 一种非易失性可编程逻辑器件PLD的数据流存储方法,其特征是,所述的非易失性可编程逻辑器件包括非易失性存储器以及易失性存储器,所述的方法包括:从数据接口接收编程指令,所述的编程指令用于指示对易失性存储器进行编程;根据所述的编程指令对易失性存储器进行编程操作,配置数据流文件;从数据接口接收复制指令,所述的复制指令用于指示将易失性存储器中的数据流文件复制到所述的非易失性存储器;根据所述的复制指令将数据流文件复制到所述的非易失性存储器。
地址 100083 北京市海淀区学院路30号科大天工大厦B座17层03-09室