发明名称 基于延迟锁定回路具有时钟回复单元的接收器
摘要 一种接收器,用于接收输入信号(时钟嵌入数据(CED)信号),其中时钟信号是周期地嵌入多个数据信号之间,包括:时钟回复单元,配置以回复和输出该时钟信号;以及串并联转换器,配置以回复和输出数据信号。该输入信号(该CED信号)包括单一准位信号,其中该时钟信号是在该相同准位周期地嵌入所述数据信号之间。该时钟回复单元基于延迟锁定回路(DLL)而配置,不使用用于产生参考时钟信号的内部振荡器。
申请公布号 CN101999144B 申请公布日期 2014.05.28
申请号 CN201080001351.4 申请日期 2010.02.09
申请人 硅工厂股份有限公司 发明人 全炫奎;文龙焕
分类号 G09G3/20(2006.01)I;H03L7/08(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京英赛嘉华知识产权代理有限责任公司 11204 代理人 余朦;王艳春
主权项 一种接收器,用于接收输入信号,其中时钟信号是周期地嵌入多个数据信号之间,所述接收器包括:时钟回复单元,配置以回复和输出该时钟信号;以及串并联转换器,配置以回复和输出数据信号,其中该时钟回复单元被配置以在时钟链间隔期间接收仅包含有时钟信号的时钟嵌入数据信号,以及在时钟链间隔之后接收周期地嵌入于数据信号之间的时钟信号;在时钟链间隔之后自时钟嵌入数据信号中产生主要时钟信号;以及自用于延迟所述主要时钟信号的延迟时钟信号中提供回复时钟信号,其中该时钟回复单元基于延迟锁定回路而配置。
地址 韩国大田市