发明名称 一种基于SPI接口的相变存储器读出电路及方法
摘要 本发明提供一种基于SPI接口的相变存储器读出电路及方法,包括:地址寄存器逐位接收外部地址;当(LSB+A)位接收到地址时,预读2<sup>M+A</sup>位数据并锁存;当LSB位接收到地址时,从2<sup>M+A</sup>位预读数据中译码出2<sup>M</sup>位目标数据并锁存,同时输出地址自增信号;地址后移,若(LSB+A)位寄存器发生翻转,则读取下一组数据,反之,所述相变存储器内部不进行读取操作;输出数据,并输出下一个地址自增信号。本发明通过提前一个或者若干个时钟周期预先将可能需要进行读取操作的地址的数据全部读出,然后再通过对真实地址译码将对应目标地址的数据输出,可以增加相变存储器内部实际读取时间,从而提高基于SPI接口的相变存储器的数据传输速率,进而提高芯片的最终性能。
申请公布号 CN103794244A 申请公布日期 2014.05.14
申请号 CN201410054763.4 申请日期 2014.02.18
申请人 中国科学院上海微系统与信息技术研究所 发明人 李喜;张怡云;陈后鹏;宋志棠
分类号 G11C11/56(2006.01)I 主分类号 G11C11/56(2006.01)I
代理机构 上海光华专利事务所 31219 代理人 李仪萍
主权项 一种基于SPI接口的相变存储器读出电路,其特征在于,所述基于SPI接口的相变存储器读出电路至少包括:N位地址寄存器,2<sup>M+A</sup>位预读数据锁存器,A位读地址译码器以及2<sup>M</sup>位输出数据寄存器;所述N位地址寄存器,用于锁存相变存储器需要操作的地址信息;所述2<sup>M+A</sup>位预读数据锁存器连接于所述N位地址寄存器及所述A位读地址译码器,当所述N位地址寄存器发出第一控制信号时,所述2<sup>M+A</sup>位预读数据锁存器开始预读并锁存可能地址的2<sup>M+A</sup>位数据,再根据所述A位读地址译码器输出的译码信号从2<sup>M+A</sup>位预读数据中选取2<sup>M</sup>位目标数据,并在完成数据选取后发出信号控制所述N位地址寄存器的地址后移;所述A位读地址译码器连接于所述N位地址寄存器,当所述N位地址寄存器发出第二控制信号时,所述A位读地址译码器开始译码,并将译码信号输出给所述2<sup>M+A</sup>位预读数据锁存器;所述2<sup>M</sup>位输出数据寄存器连接于所述2<sup>M+A</sup>位预读数据锁存器,用于锁存选取出的2<sup>M</sup>位目标数据。
地址 200050 上海市长宁区长宁路865号