发明名称 集成电路时钟管理技术
摘要 一种包括第一电路(812)与第二电路(814)之时钟产生器(622)。该第一电路(812)包含用以于第一频率接收第一时钟信号之第一时钟输入端,用以于第一频率接收第二时钟信号之第二时钟输入端,以及输出端。该第二时钟信号与该第一时钟信号之间呈现相位差(out-of-phase)。该第二电路(814)耦接于该第一电路(812)且包含用以接收模式信号之模式信号输入端。该第一电路(812)的输出端用以提供产生时钟信号(generated clock signal),该产生时钟信号的有效频率系依据该第一与第二时钟信号与该模式信号。
申请公布号 CN101889253B 申请公布日期 2014.05.07
申请号 CN200880024664.4 申请日期 2008.05.16
申请人 格罗方德半导体公司 发明人 C·伊顿;D·W·巴特利
分类号 G06F1/08(2006.01)I;H03K5/135(2006.01)I;H03L7/22(2006.01)I 主分类号 G06F1/08(2006.01)I
代理机构 北京戈程知识产权代理有限公司 11314 代理人 程伟;王锦阳
主权项 一种时钟产生器,包括:第一电路(812),具有第一时钟输入端用以于第一频率接收第一时钟信号,且具有第二时钟输入端用以于该第一频率接收第二时钟信号,以及具有输出端,其中,该第二时钟信号与该第一时钟信号之间具有相位差,且该第一电路包括多工器,具有第一输入端、第二输入端、第三输入端、第四输入端、第一选择输入端、第二选择输入端与输出端;以及第二电路(804至810),耦接于该第一电路(812),该第二电路具有模式信号输入端(EN_0、EN_90、EN_180、EN_270)用以接收模式信号,其中,该第一电路(GEN_CLK)的输出端用以提供产生的时钟信号且所产生的时钟信号具有有效频率,该有效频率以该第一与第二时钟信号和该模式信号为基础,该产生的时钟信号的第一边缘以该第一时钟信号的边缘为基础,且该产生的时钟信号的第二边缘以该第二时钟信号的边缘为基础。
地址 英国开曼群岛