发明名称 数字输入D类放大器
摘要 本发明提供了D/A转换器电路和数字输入D类放大器,实现高精度D/A转换并能在输入信号低的情况中防止极限循环分量出现,还能够防止抖动信号的影响出现在D/A转换结果的模拟信号中。抖动信号生成部分(505)输出作为交流信号的抖动信号(DITHER)和与该抖动信号反相的反转抖动信号(DITHER_N)。DEM解码器(502)处理包括抖动信号(DITHER)分量的输入数字信号并输出具有与待处理的输入数字信号相符合的“1”或“0”密度的多系列时间序列数字信号。模拟加法部分(503)将多系列时间序列数字信号和反转抖动信号(DITHER_N)分别转换为模拟信号并将其相加,并输出作为数/模转换结果的模拟信号。
申请公布号 CN101662287B 申请公布日期 2014.04.30
申请号 CN200910170607.3 申请日期 2009.08.28
申请人 雅马哈株式会社 发明人 川合博贤;辻信昭;森岛守人;大谷洋平
分类号 H03M1/66(2006.01)I;H03F3/217(2006.01)I 主分类号 H03M1/66(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 李佳;穆德骏
主权项 一种数字输入D类放大器,包括:解码器,输出多系列的时间序列数字信号,所述时间序列数字信号具有与输入数字信号相符合的“1”或“0”的密度;和误差积分器,对从所述解码器输出的多系列的时间序列数字信号之和与待提供给负载的驱动波形之间的差进行积分;并且,所述数字输入D类放大器对所述负载进行驱动;其特征在于,所述数字输入D类放大器还具备抖动信号生成器,所述抖动信号生成器输出作为交流信号的抖动信号以及与所述抖动信号反相的反转抖动信号;所述解码器,将包含所述抖动信号的成分的输入数字信号作为处理对象,输出具有与作为处理对象的输入数字信号相符合的“1”的密度的多系列的正相时间序列数字信号DP(k)和具有与所述输入数字信号相符合的“0”的密度的多系列的反相时间序列数字信号DP(k),其中,k=0至M‑1、M是2以上的整数;所述误差积分器具备具有正相输入端子和负相输入端子的差分放大器;在所述解码器与所述误差积分器之间设置模拟加法器,该模拟加法器将所述多系列的正相时间序列数字信号DP(k)(k=0至M‑1)和所述反转抖动信号分别转换为模拟信号并进行相加,将作为相加结果的正相输入模拟信号提供给所述误差积分器的差分放大器的正相输入端子,并且,将所述多系列的负相时间序列数字信号DN(k)(k=0至M‑1)和所述抖动信号分别转换为模拟信号并进行相加,将作为相加结果的负相输入模拟信号提供给所述误差积分器的差分放大器的负相输入端子。
地址 日本静冈县