发明名称 实施涡轮码时所用同位位流中问题穿刺型态的检测、避免及/或改正
摘要 本发明在不需避开理想的编码速率(code rates)而实施穿刺的涡轮码(punctured Turbo codes)时,可实现在同位比特流(parity bit streams)中使用的检测、避免及/或改正问题穿刺型态。这可使相当差的涡轮码性能区域能够被确认及避免。由于合并由涡轮译码器产生的较低速的编码与同位位的穿刺,包含涡轮编码和穿刺(puncturing)的前置错误修正(forward error correction)能在任何的性能量测和编码率效能之间到达一个平顺功能性关系。在其中一个实施例中,当使用两个或两个阶段以上的速率调整(rate matching)时,穿刺的交互作用提供了改正/避免对于由涡轮编码产生的降低(degradations)的方法。
申请公布号 CN101483440B 申请公布日期 2014.04.16
申请号 CN200910009866.8 申请日期 2003.12.03
申请人 美商内数位科技公司 发明人 菲利普·J·佩特拉斯基;葛列格里·S·史特恩贝格
分类号 H03M13/00(2006.01)I;H03M13/29(2006.01)I 主分类号 H03M13/00(2006.01)I
代理机构 北京润平知识产权代理有限公司 11283 代理人 南毅宁;刘国平
主权项 一种速率调整的方法,该方法包含:将系统位交错;将第一同位位流交错;将第二同位位流交错;在交错的系统位、交错的第一同位位流、以及交错的第二同位位流的位数不大于虚拟缓存器的情况下,将所述交错的系统位、所述交错的第一同位位流、以及所述交错的第二同位位流缓存在所述虚拟缓存器中;在所述交错的系统位、所述交错的第一同位位流、以及所述交错的第二同位位流的位数大于所述虚拟缓存器的情况下,对所述交错的第一同位位流和所述交错的第二同位位流执行第一速率调整,并将所述交错的系统位、速率调整后的交错的第一同位位流、以及速率调整后的交错的第二同位位流缓存;以及使用速率调整单元来对所述虚拟缓存器的输出执行第二速率调整。
地址 美国特拉华州
您可能感兴趣的专利