发明名称 分数N型数字PLL频率合成器中的非线性误差校正
摘要 本发明涉及分数N型数字PLL频率合成器中的非线性误差校正。本公开涉及频率合成器。该频率合成器包括具有第一和第二输入节点的相位比较器。该第一输入节点接收具有参考频率的参考信号。信道控制块具有接收信道字的输入和耦合到相位比较器的第二输入节点的输出。本地振荡器(LO)输出节点提供具有基于参考频率和信道字的LO频率的LO信号。一个反馈通过信道控制块将LO输出节点反馈耦合到相位比较器的第二输入节点。非线性误差校正元件可操作地耦合在延伸在相位比较器和DCO之间的耦合路径上。
申请公布号 CN103716048A 申请公布日期 2014.04.09
申请号 CN201310476755.4 申请日期 2013.09.30
申请人 英特尔移动通信有限责任公司 发明人 S·特蒂内克;T·迈尔;C·维帕勒克
分类号 H03L7/18(2006.01)I;H03L7/08(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 谢攀;胡莉莉
主权项 一种频率合成器,包括:相位比较器,具有第一和第二输入节点,其中第一输入节点被配置为接收具有参考频率的参考信号;信道控制块,具有输入节点和输出节点,其中输入节点被配置为接收信道字并且其中输出节点耦合到相位比较器的第二输入节点;本地振荡器(LO)输出节点,提供具有基于参考频率和信道字的LO频率的LO信号,其中一反馈通过信道控制块将LO输出节点反馈耦合到相位比较器的第二输入节点;以及非线性误差校正元件,可操作地耦合在延伸在相位比较器和LO输出节点之间的耦合路径上。
地址 德国诺伊比贝格