发明名称 基于FPGA的仿效ADC的方法及装置
摘要 本发明公开了一种基于FPGA的通用的仿效ADC的方法及装置。其中,本发明提供的方法包括:基于FPGA,采用VHDL硬件描述语言编写RTL级代码进行模块化设计,产生ADC的数字输出端的信号及其时序,对ADC进行仿效。本发明提供的装置,包括:用于对仿效ADC的配置寄存器进行读写操作的串行外设接口模块;用于根据仿效ADC的测试模式及参数,产生并输出测试模式的输出数据的测试模式模块;用于模拟ADC的数字输出端的信号的特定时序的时序模拟模块。该装置能模仿ADC的实际工作情况,能和真实系统直接相连,为数字类处理或控制系统提供早期、离线的模拟环境,为项目的开发以及测试提供方便,从而有效减少了项目开发时间。
申请公布号 CN103699726A 申请公布日期 2014.04.02
申请号 CN201310687989.3 申请日期 2013.12.17
申请人 电子科技大学 发明人 王忆文;王龙;李辉;李平;许芮铭
分类号 G06F17/50(2006.01)I;H03M1/10(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 代理人
主权项 一种基于FPGA的仿效ADC的方法,其特征在于包括以下具体步骤:基于FPGA,采用VHDL硬件描述语言编写RTL级代码进行模块化设计,对ADC的部分功能进行仿效,所述ADC的部分功能包括:通过串行外设接口对ADC的配置寄存器进行读写操作,通过配置寄存器的值对ADC的测试模式及参数进行调整,ADC的数字输出端的输出信号具有特定时序。
地址 611731 四川省成都市高新区(西区)西源大道2006号