摘要 |
<p>Procédé de conception d'un circuit électronique comprenant : A/ l'identification d'un premier ensemble de cellules critiques (10, 11, 12, 13, 14) connectées selon un chemin « à surveiller » ; B/ l'identification de toutes les cellules de sortie (100, 101, 102, 103), autre que celles traversées par ledit chemin, connectées directement en sortie de chacune des cellules critiques (10, 11, 12, 13, 14) ; C/ la détermination de la capacité équivalente de chacune desdites cellules de sortie (100, 101, 102, 103) ; D/ pour chaque cellule critique (10, 11, 12, 13, 14), la détermination d'un niveau logique pour chaque entrée non connectée à une autre cellule critique (10, 11, 12, 13, 14) dudit chemin, apte à contraindre un signal présent au nœud d'entrée (15) à suivre ledit chemin ; E/ l'implémentation d'un circuit témoin formé d'un deuxième ensemble de cellules témoins (20, 21, 22, 23, 24), ledit deuxième ensemble étant distinct du premier ensemble et étant la reproduction conforme du premier ensemble en termes de nombre et de type de cellules, et en termes de schéma de connexion, chacune des cellules témoins (20, 21, 22, 23, 24) étant l'homologue d'une des cellules critiques (10, 11, 12, 13, 14) ; F/ l'implantation d'au moins une cellule de charge (200, 201, 202, 203) en sortie de chacune des cellules témoins (20, 21, 22, 23, 24), de capacités équivalentes conforme à celles déterminée en C/ ; G/ pour chaque cellule témoin (20, 21, 22, 23, 24), le positionnement de chacune des entrées de ladite cellule témoin (20, 21, 22, 23, 24) à un niveau logique conforme à la configuration déterminée en D/ ; H/ l'implantation d'un générateur de signaux (5) ; et I/ l'implantation d'un détecteur/récepteur de signaux (6).</p> |