发明名称 |
半导体器件及其制造方法 |
摘要 |
本发明涉及一种半导体器件及其制造方法。提供了实现高度集成采用TSV技术的半导体器件的技术。贯通电极由具有第一直径并且形成在半导体晶片的主表面上的小直径贯通电极和具有比上述第一直径大的第二直径并且形成在半导体晶片的背表面侧上的大直径贯通电极构成,并且在平面图中,小直径贯通电极布置在大直径贯通电极的内部,使得在平面图中,小直径贯通电极的中心位置和大直径贯通电极的中心位置彼此不重合。 |
申请公布号 |
CN103681616A |
申请公布日期 |
2014.03.26 |
申请号 |
CN201310384818.3 |
申请日期 |
2013.08.29 |
申请人 |
瑞萨电子株式会社 |
发明人 |
北尾良平;土屋泰章 |
分类号 |
H01L23/538(2006.01)I;H01L21/768(2006.01)I |
主分类号 |
H01L23/538(2006.01)I |
代理机构 |
中原信达知识产权代理有限责任公司 11219 |
代理人 |
李兰;孙志湧 |
主权项 |
一种半导体器件,包括:第一区域,在所述第一区域已经形成有从半导体衬底的第一主表面贯穿到在所述第一主表面的相反侧上的第二主表面的多个贯通电极;以及第二区域,在所述第二区域,在所述半导体衬底的所述第一主表面上已经形成有多个半导体元件,其中所述贯通电极的全部或一部分由以下构成:第一贯通电极,所述第一贯通电极具有第一直径,并且形成在所述半导体衬底的所述第一主表面侧上;以及第二贯通电极,所述第二贯通电极具有比所述第一直径大的第二直径,并且形成在所述半导体衬底的所述第二主表面侧上,并且其中在平面图中,所述第一贯通电极位于所述第二贯通电极内部,并且在平面图中,所述第一贯通电极的中心位置离开所述第二贯通电极的中心位置。 |
地址 |
日本神奈川县 |