发明名称 基于FPGA的自适应链路层差错控制方法及装置
摘要 一种基于FPGA的自适应链路层差错控制方法及装置,所述基于FPGA的自适应链路层差错控制方法包括:对存入缓存的荷载数据的包头进行滑位找头,并以第一比特阈值进行包头容错,确认所述包头错误的比特数大于第二比特阈值时,置位该包头的错误标志位有效,且停止向空间飞行器发送码元;确认该错误标志位有效的包头存入所述缓存后,若所述缓存中的荷载字节数大于第一字节阈值,则下传该错误标志位有效的包头所属的荷载数据,否则清空所述缓存中的荷载数据。本发明的技术方案保证了载荷数据能被最大限度的下传,而又能自适应的进行差错控制。
申请公布号 CN103684656A 申请公布日期 2014.03.26
申请号 CN201210319849.6 申请日期 2012.09.03
申请人 上海航天测控通信研究所 发明人 泮朋军;魏文超;徐起
分类号 H04L1/00(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 上海航天局专利中心 31107 代理人 郑丹力
主权项 一种基于FPGA的自适应链路层差错控制方法,其特征在于,包括:对存入缓存的荷载数据的包头进行滑位找头,并以第一比特阈值进行包头容错,确认所述包头错误的比特数大于第二比特阈值时,置位该包头的错误标志位有效,且停止向空间飞行器发送码元;确认该错误标志位有效的包头存入所述缓存后,若所述缓存中的荷载字节数大于第一字节阈值,则下传该错误标志位有效的包头所属的荷载数据,否则清空所述缓存中的荷载数据。
地址 200086 上海市虹口区天宝路881号