发明名称 用于使处理器指令执行同步的系统和方法
摘要 用于控制处理器指令执行的系统和方法。在一个示例中,用于使由处理器执行的指令的数量同步的方法包括指示第一处理器经由第一组迭代来迭代地执行指令直到经过预定时段。在该第一组迭代的每个迭代中执行的指令的数量小于在该第一组迭代中的之前迭代中执行的指令的数量。方法还包括指示第二处理器经由第二组迭代来迭代地执行指令直到经过预定时段。在该第二组迭代的每个迭代中执行的指令的数量小于在该第二组迭代中的之前迭代中执行的指令的数量。该方法包括确定是否要执行额外的指令。
申请公布号 CN103677756A 申请公布日期 2014.03.26
申请号 CN201310416585.0 申请日期 2013.09.13
申请人 通用电气公司 发明人 W.D.史密斯二世;S.N.U.艾哈迈德;J.M.迪克马
分类号 G06F9/38(2006.01)I 主分类号 G06F9/38(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 易皎鹤;汤春龙
主权项 一种用于使由多个处理器执行的指令的数量同步的方法,包括:指示第一处理器经由第一多个迭代来迭代地执行指令直到经过预定时段,其中在所述第一多个迭代的每个迭代中执行的指令的数量小于在所述第一多个迭代中的之前迭代中执行的指令的数量;指示第二处理器经由第二多个迭代来迭代地执行指令直到经过预定时段,其中在所述第二多个迭代的每个迭代中执行的指令的数量小于在所述第二多个迭代中的之前迭代中执行的指令的数量;确定在所述预定时段期间由所述第一处理器执行的指令的第一总数量;确定在所述预定时段期间由所述第二处理器执行的指令的第二总数量;并且如果指令的所述第二总数量小于指令的所述第一总数量则指示所述第二处理器执行第一计算数量的指令。
地址 美国纽约州