发明名称 采用高清视频通道传输多路标清视频的解复用装置及方法
摘要 本发明公开了一种采用高清视频通道传输多路标清视频的解复用装置及方法,本发明利用视频解码芯片的视频缩放与图像拼接功能,将多路SD视频图像拼接成HD视频图像,并利用视频解码芯片所提供的HD视频输出通道,将多路SD视频拼接后的HD视频从HD视频通道输出;然后再由FPGA芯片实现视频解码芯片HD输出通道视频流的接收与检测,并根据各SD视频的在HD视频图像中的拼接坐标,由FPGA完成各SD视频数据的提取、行缓冲、帧缓存、奇偶场分离等处理;同时根据各SD视频参数,生成标准的SD视频时序,并对提取的各SD视频数据格式化为标准时序,输出给FPGA片外的视频DAC芯片,从而从HD视频输出通道通过FPGA实现多路SD视频的解复用输出。
申请公布号 CN103686314A 申请公布日期 2014.03.26
申请号 CN201210323418.7 申请日期 2012.09.04
申请人 深圳中兴力维技术有限公司 发明人 周学兵;贺志军;彭冠勇;强应海;林彬;景强
分类号 H04N21/434(2011.01)I;H04N7/18(2006.01)I 主分类号 H04N21/434(2011.01)I
代理机构 深圳市世纪恒程知识产权代理事务所 44287 代理人 胡海国
主权项 一种采用高清视频通道传输多路标清视频的解复用装置,其特征在于,包括:HD视频帧检测电路,用于检测HD视频帧,并根据HD数据帧中有效视频结束EAV及有效视频起始SAV标志字节获取FVH信号,再根据FVH信号生成HD视频帧行/场计数时序;SD拼接区域检测电路,用于根据每路SD视频在HD视频中的拼接坐标及SD视频的视频格式,计算出每路SD视频对应在HD视频帧中的拼接区域,并生成相应的拼接区域检测信号;SD行数据提取电路,用于依据每路SD视频的拼接区域检测信号以及HD视频帧行/场计数时序来提取各SD视频位于HD视频帧拼接区域内的行数据;行缓冲及控制电路,用于对提取的各SD视频行数据进行缓冲处理;片外缓存写请求电路,用于生成各SD视频行数据从行缓冲及控制电路写入片外存储器的写请求命令,同时维护各SD视频行数据及各SD视频帧数据在片外存储器中的写指针;以及进一步用于透传缓存于行缓冲及控制电路中的各SD视频行数据;多路SD视频仲裁控制电路,用于依据接收的多路SD视频行数据读/写请求命令,采用轮询机制,授权给片外缓存写请求电路或片外缓存读请求电路,实现多路SD视频行数据到片外存储器的写入,或者多路SD视频行数据从片外存储器的读取;片外缓存控制器电路,用于响应多路SD视频仲裁控制电路向片外存储器发送的写仲裁控制命令或读仲裁控制命令;片外缓存读请求电路,用于生成从片外存储器读取各SD视频行数据的读请求命令,同时维护各SD视频行数据及各SD视频帧数据在片外存储器中的读指针;以及进一步用于将从片外存储器帧缓存区读取的各SD视频行数据透传至输出SLICE缓冲电路;输出SLICE缓冲电路,用于缓存接收的各SD视频行数据。
地址 518057 广东省深圳市南山区高新区科技南一路W1-A栋二楼