发明名称 像素结构、阵列基板及显示装置
摘要 本发明的像素结构、阵列基板及显示装置,其中,本发明的像素结构,包括第一电极和第二电极,第一电极包括多个第一电极部以及位于相邻的第一电极部之间的多个第一缝隙,第二电极包括多个条状且平行等距排列的第二电极部以及位于相邻的第二电极部之间的多个第二缝隙,第一电极部的向下垂直投影与第二电极部的向下垂直投影存在交叠,第二电极包括第三电极部,每个第二电极部与相邻的第二电极部通过一个第三电极部连接。本发明的阵列基板,包括本发明的像素结构。本发明的显示装置,包括本发明的阵列基板。本发明的技术方案减小了存储电容,将第二电极进行狭缝图案化的设计,在减小存储电容的基础上,保持了较高的透过率、工艺良率。
申请公布号 CN103676353A 申请公布日期 2014.03.26
申请号 CN201310646412.8 申请日期 2013.12.04
申请人 京东方科技集团股份有限公司 发明人 王强涛;林允植;崔贤植;严允晟
分类号 G02F1/1343(2006.01)I;G02F1/1368(2006.01)I 主分类号 G02F1/1343(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 黄灿;吕品
主权项 一种像素结构,包括第一电极和位于第一电极下方的第二电极,其特征在于,第一电极与第二电极之间不导通,所述第一电极包括多个条状且平行等距排列的第一电极部以及位于相邻的第一电极部之间的多个第一缝隙,所述第二电极包括多个条状且平行等距排列的第二电极部以及位于相邻的第二电极部之间的多个第二缝隙,所述第一电极的第一电极部的向下垂直投影与第二电极的第二电极部的向下垂直投影存在交叠,所述第二电极包括多个条状且平行等距排列的第三电极部,每个第二电极部的一端与相邻的第二电极部的一端通过一个所述第三电极部连接。
地址 100015 北京市朝阳区酒仙桥路10号