发明名称 半导体集成电路器件及微控制器
摘要 本发明各实施方式总体上涉及半导体集成电路器件及微控制器。具体地,本发明的各实施方式用于解决微控制器的故障检测中出现相同故障的问题。微控制器具有CPU和数据访问控制电路。数据访问控制电路执行两种类型的访问:单独访问,其中CPU的数据访问针对每个线程执行,以及共享访问,其中CPU的数据访问通过执行两个线程执行。数据访问控制电路通过在共享访问中由执行两个线程生成的命令和地址之间分别进行比较来检测CPU的故障。
申请公布号 CN103676927A 申请公布日期 2014.03.26
申请号 CN201310441456.7 申请日期 2013.09.18
申请人 瑞萨电子株式会社 发明人 山田弘道;山田勉;金川信康;萩原今朝巳;石黑雄一;安增贵志;福田和良;中田善之
分类号 G05B23/02(2006.01)I 主分类号 G05B23/02(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种微控制器,包括:CPU;命令存储器,耦合至所述CPU并且配置为存储将由所述CPU处理的命令;数据存储器,配置为存储将由所述CPU处理的数据;包括外围电路寄存器的外围电路,所述外围电路配置为通过所述CPU向所述外围电路寄存器的写入执行预定处理,并且所述外围电路配置为将处理结果存储于所述外围电路寄存器中,所述外围电路寄存器的数据能够被所述CPU读取;以及数据访问控制电路,耦合在所述CPU与所述数据存储器之间以及所述CPU与所述外围电路之间,并且配置为执行从所述CPU至所述数据存储器或者至所述外围电路寄存器的访问控制,其中使得所述命令存储器存储两个线程,其中所述CPU执行所述两个线程以由此执行双工处理,其中第一地址指示所述数据存储器和所述外围电路寄存器的存储区,其中所述数据访问控制电路通过所述两个线程的执行处理分别生成从所述CPU至所述数据存储器或者至所述外围电路寄存器的单独访问,其中所述数据访问控制电路基于所述两个线程的所述执行处理生成从所述CPU至所述数据存储器或者至所述外围电路寄存器的共享访问,以及其中所述数据访问控制电路基于所述两个线程的所述执行处理通过从所述CPU输出的所述第一地址来分别确定所述单独访问和所述共享访问的两个类型,并且用于检测所述CPU的故障的所述双工处理通过基于所述两个线程的所述执行处理的结果在所述共享访问中分别在所述命令与所述第一地址之间进行比较来执行。
地址 日本神奈川县