发明名称 差动输出电路及半导体器件
摘要 本发明公开了一种差动输出电路及半导体器件。一种可使用较低耐压的晶体管来实现高可靠性的电路。该电路包括:由分别接收互为反相的输入信号(IN、INB)的第1及第2晶体管(MN1、MN2)构成的差动对;分别与第1及第2晶体管级联且与第1及第2晶体管为同一导电型的第3及第4晶体管(MN3、MN4);与第3及第4晶体管各自的漏极连接的第1及第2输出端子(OUTB、OUT);以及将第1及第2输出端子各自电位的中间电位进行分压并供给至第3及第4晶体管的栅极的分压电路(10)。
申请公布号 CN103684294A 申请公布日期 2014.03.26
申请号 CN201310364400.6 申请日期 2013.08.19
申请人 瑞萨电子株式会社 发明人 三石昌史;光明雅泰;砂入崇二
分类号 H03F3/45(2006.01)I 主分类号 H03F3/45(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 陈伟
主权项 一种差动输出电路,其特征在于,具有:差动对,所述差动对包括分别接收互为反相的输入信号的第1晶体管及第2晶体管;第3晶体管及第4晶体管,所述第3晶体管及第4晶体管分别与所述第1晶体管及第2晶体管级联连接,且与所述第1晶体管及第2晶体管导电型相同;第1输出端子及第2输出端子,所述第1输出端子及第2输出端子分别与所述第3晶体管及第4晶体管的漏极连接;分压电路,所述分压电路将所述第1输出端子及第2输出端子各自电位的中间电位进行分压后供给至所述第3晶体管及第4晶体管的栅极。
地址 日本神奈川县