发明名称 Method for signal detection, especially for control purposes
摘要 Przedmiotem wynalazku jest sposób rozpoznawania sygnalów szczególnie dla celów sterowania wykorzystujacy pomiar napiecia sygnalu EEG w dziedzinie czasu, który filtrowany jest w filtrze dolnoprzepustowym, a wartosc jego napiecia w danej chwili czasowej zamieniana jest na wartosc cyfrowa za pomoca ukladu przetwornika analogowo-cyfrowego i zapamietywana w pamieci danych z dziedziny czasu, wykorzystujacy przeksztalcenie zbioru wartosci chwilowych sygnalu EEG z dziedziny czasu w dziedzine czestotliwosci przy pomocy konwertera gdzie rozpoznawanie sygnalu nastepuje poprzez porównywanie skladowych w dziedzinie czasu lub w dziedzinie czestotliwosci z sygnalem wzorcowym opisanym zbiorem wartosci w dziedzinie czasu lub czestotliwosci zapamietanym w pamieci wzorców charakteryzujacy sie tym, ze chwilowe wartosc sygnalu EEG w dziedzinie czasu pobiera sie z pamieci danych w dziedzinie czasu (PS-T) podaje sie do pierwszego wejscia systemu mikroprocesorowego drugiego (SµP2), a do drugiego jego wejscia podaje sie dane z pamieci danych wzorcowych w dziedzinie czasu (PW-T) i oblicza wspólczynnik zgodnosci w dziedzinie czasu ET, w tym samym czasie system mikroprocesorowy pierwszy (SµP1) pobiera poprzez wejscie pierwsze wartosci chwilowe sygnalu EEG z pamieci danych w dziedzinie czestotliwosci(PS-F), a poprzez drugie wejscie pobiera dane z pamieci danych wzorcowych w dziedzinie czestotliwosci (PW-F) i wylicza wspólczynnik zgodnosci w dziedzinie czestotliwosci EF, a sygnal z wyjscia filtru dolnoprzepustowego (FDP) przesyla sie do wejscia ukladu pomiaru szumu (UPSz), który ustawia wartosc wspólczynnika szumów A, wartosc wspólczynnika zgodnosci w dziedzinie czasu ET oraz wspólczynnika w dziedzinie czestotliwosci EF oraz wspólczynnika poziomu szumów A podaje sie odpowiednio do wejscia pierwszego, drugiego i trzeciego ukladu mnozaco sumujacego (UM-S) w celu wyliczenia sumy czastkowej E, która jest zapamietywana w pamieci sum(P-E) i tym samym w pamieci tworzy sie zbiór sum czastkowych, które nastepnie przesyla sie do ukladu wyboru czynnosci (UWCz), który wybiera czynnosci, dla której suma czastkowa E ma wartosc najmniejsza i ustawia sie poziom logiczny na wyjsciu (Wy-Cz), któremu przyporzadkowana jest dana czynnosc, dla której suma czastkowa ma wartosc najmniejsza.
申请公布号 PL400666(A1) 申请公布日期 2014.03.17
申请号 PL20120400666 申请日期 2012.09.06
申请人 POLITECHNIKA OPOLSKA 发明人 PELC MARIUSZ
分类号 G06K9/00 主分类号 G06K9/00
代理机构 代理人
主权项
地址