发明名称 电子电路阶层级数的排序仿真
摘要 发明提出了一种用于仿真集成电路设计的方法。在此方法中,可决定一网络表中节点的节点级数排序,接着可根据节点级数排序,以静态电流驱动与动态电流驱动方案来区隔网络表的电路。根据节点排序区隔可建置一种阶层式数据结构。在一实施例中,可动态合并中间节点级数以使模拟优化。可使用所述阶层式数据结构进行求解与整合,以产生一种经级数排序的阶层式引擎。可对所述经级数排序之阶层式引擎进行分析;此时,可根据分析而输出集成电路设计的仿真数据。通过使用此方法,即不需要伴随着具有准确度损失的线性网络减缩。
申请公布号 CN102160055B 申请公布日期 2014.03.12
申请号 CN200980000268.2 申请日期 2009.09.01
申请人 新诺普系统公司 发明人 朱宁嘉;詹姆斯·拜尔;彭知识
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 北京安信方达知识产权代理有限公司 11262 代理人 栗若木;颜涛
主权项 一种用于仿真集成电路设计的方法,该方法包括:存取一优化阶层式网络表;决定所述优化阶层式网络表中节点的一节点级数排序,一节点级数是与一导数比例的一最大值成比例;根据所述节点级数排序,以一静态电流驱动方案以及一动态电流驱动方案区隔所述优化阶层式网络表的电路;根据所述区隔建立一阶层式数据结构;合并中间节点级数以使模拟优化,并根据至少一个经合并的中间节点级数重新区隔所述电路;利用所述阶层式数据结构进行求解与整合,以产生一经级数排序的阶层式引擎;对所述经级数排序的阶层式引擎执行分析;以及根据所述分析输出所述集成电路设计的仿真数据。
地址 美国加利福尼亚州