发明名称 一种基于FPGA的DFT计算模块及方法
摘要 本发明公开了一种基于FPGA的DFT计算模块及方法,涉及到线性调频雷达系统中的解距离运算。包括相位计算模块1,CORDIC模块2,求和模块3,传输缓冲模块4。其中相位计算模块用于计算DFT变换核相位,CORDIC模块用于计算采样点与变换核相乘,求和模块用于采样点与DFT变换核相乘结果的累加,传输缓冲则主要利用RAM来实现时钟频率的转换,将需要频点的数据存储起来,以便后续的时钟取走。由于在实际应用中线性调频雷达需要的DFT频点数远小于时域点数,所以可以利用时分复用的方式计算DFT结果,而且存储量很小。该DFT模块用于线性调频系统的脉冲压缩处理,具有结构简单,消耗资源少,实时性强等优点。
申请公布号 CN103605635A 申请公布日期 2014.02.26
申请号 CN201310624062.5 申请日期 2013.11.26
申请人 武汉大学 发明人 文必洋;谭剑;田茂;田应伟;李柯
分类号 G06F17/14(2006.01)I 主分类号 G06F17/14(2006.01)I
代理机构 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 代理人 鲁力
主权项 一种基于FPGA的DFT计算模块,其特征在于,依次连接的相位计算模块(1)、CORDIC模块(2)、求和模块(3)以及传输缓冲模块(4)。 
地址 430072 湖北省武汉市武昌区珞珈山武汉大学