发明名称 多个格式化设备的同步控制方法以及流格式化设备
摘要 本发明涉及用作备份的多个流(TS)格式化设备(FE1、FE2)的控制方法的领域。这些项设备接收流(TS)并向调制器(MOD1)发送格式化的流(TS_SFN1、TS_SFN2),所述格式化的流包括:一连串被称作“兆帧”的分组块以及兆帧初始化分组(MIP),由所述调制器(MOD1)使用来在时间上相对于时基(TB)标识兆帧(MFn)。根据本发明,所述方法包括以下步骤:定义与兆帧(MF1)的发送日期相对应的参考日期(DREF);确定对于设备(FE1、FE2)来说公共的当前日期(DCOUR);根据相对于所述日期(DREF)确定的、兆帧(MFn)的时间位置,来相对于所述时基(TB)确定日期(DCOUR)之后的该兆帧(MFn)的时间位置(POS);根据所述时间位置(POS)来确定兆帧初始化分组(MIP)内容;将分组(MIP)插入所述格式化的流(TS_SFN1、TS_SFN2)中。
申请公布号 CN101729235B 申请公布日期 2014.02.26
申请号 CN200910206095.1 申请日期 2009.10.21
申请人 汤姆森许可贸易公司 发明人 斯特凡纳·菲约;帕斯卡尔·格拉瓦耶;斯特凡纳·吉耶莫
分类号 H04H20/67(2008.01)I 主分类号 H04H20/67(2008.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 王波波
主权项 一种对多个用于对流(TS)进行格式化的设备(FE1、FE2)的同步控制方法,每一个设备(FE1、FE2)接收流(TS)并向至少一个调制器发送格式化的流(TS_SFN1、TS_SFN2),所述设备(FE1、FE2)接收由时基TB产生的主脉冲和次脉冲,所述格式化的流(TS_SFN1、TS_SFN2)包括一连串被称作“兆帧”(MF1、MF2、……、MFn)的分组块以及兆帧初始化分组MIP,所述分组MIP包括指向后一兆帧的指针,所述分组MIP由至少一个调制器使用来在时间上相对于由所述时基TB产生的脉冲对兆帧(MFn)的时间位置进行标识,所述脉冲由每一个设备(FE1、FE2)以及所述至少一个调制器接收,时钟(HA)向所述多个设备(FE1、FE2)提供当前日期,其特征在于所述方法包括以下步骤:‑定义传统上与设备(FE1、FE2)发送兆帧(MF1)的发送日期相对应的参考日期(DREF),所述日期(DREF)是在时间系统中表达的;并且在兆帧(MFn)的每一次发送时:‑根据所述时钟(HA)来确定所述时间系统中表达的当前日期(DCOUR);‑根据相对于所述参考日期(DREF)确定的兆帧(MFn)的时间位置,相对于由时基TB产生的主脉冲确定下一兆帧(MFn+1)的时间位置(POS):‑根据该时间位置(POS)来确定兆帧初始化分组MIP内容;‑将所述兆帧初始化分组MIP插入所述格式化的流(TS_SFN1、TS_SFN2)中。
地址 法国布洛涅-比郎库尔