发明名称 一种驱动电路及其移位寄存器
摘要 本发明提供一种驱动电路及其移位寄存器。该驱动电路包括:第一晶体管,其第一端接收第(n-2)个栅极驱动信号,控制端接收第(n-2)个控制信号;第二晶体管,其第一端接收一高频时钟脉冲信号,第二端输出第n个控制信号,控制端电性耦接第一晶体管的第二端;第三晶体管,其第一端接收该高频时钟脉冲信号,第二端输出第n个栅极驱动信号;以及信号增强电路,接收第(n+2)个控制信号,通过增高公共节点的电压电位以加快第n个栅极驱动信号的下降速度。相比于现有技术,本发明可加速第n个栅极驱动信号的下降过程,使相应的晶体管快速关闭,从而减小电路功耗,避免出现功耗过高的情形以损坏控制电路板的电子组件。
申请公布号 CN103606359A 申请公布日期 2014.02.26
申请号 CN201310597919.9 申请日期 2013.11.21
申请人 友达光电股份有限公司 发明人 陈嘉亨;林炜力;董哲维
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 徐金国
主权项 一种驱动电路,适于一阵列基板行驱动面板,其特征在于,所述驱动电路包括:一第一晶体管,具有控制端、第一端与第二端,所述第一晶体管的第一端接收第(n‑2)个栅极驱动信号,所述第一晶体管的控制端接收第(n‑2)个控制信号;一第二晶体管,具有控制端、第一端与第二端,所述第二晶体管的第一端接收一高频时钟脉冲信号,所述第二晶体管的第二端输出第n个控制信号,所述第二晶体管的控制端电性耦接所述第一晶体管的第二端;一第三晶体管,具有控制端、第一端与第二端,所述第三晶体管的第一端接收所述高频时钟脉冲信号,所述第三晶体管的第二端输出第n个栅极驱动信号,所述第三晶体管的控制端电性耦接至所述第一晶体管的第二端;以及一信号增强电路,电性耦接至所述第一晶体管的第二端、所述第二晶体管的控制端及所述第三晶体管的控制端从而形成一公共节点,所述信号增强电路接收第(n+2)个控制信号,通过增高所述公共节点的电压电位以加快第n个栅极驱动信号的下降速度。
地址 中国台湾新竹科学工业园区新竹市力行二路1号