发明名称 集成电路中介质击穿可靠性分析的测试结构及其测试方法
摘要 本发明揭示了一种集成电路中介质击穿可靠性分析的测试结构,该测试结构包括:下层金属线结构,包括间隔排布的第一金属线结构和第二金属线结构;上层金属线结构;通孔结构及电介质。本发明还揭示了该测试结构的测试方法,包括:提供一衬底,根据所述的测试结构在所述衬底上形成实际待测结构;测量所述实际待测结构中下层金属线结构的相邻金属线之间的介质击穿可靠性、所述实际待测结构中上层金属线结构和下层金属线结构之间的介质击穿可靠性、所述实际待测结构中通孔与相邻第二金属线结构之间的介质击穿可靠性。本发明的测试结构,能准确评估实际电路中电介质耐电压能力需要评估的地方,从而保证互连线可靠性分析的准确性。
申请公布号 CN103594453A 申请公布日期 2014.02.19
申请号 CN201210290647.3 申请日期 2012.08.15
申请人 中芯国际集成电路制造(上海)有限公司 发明人 王笃林
分类号 H01L23/544(2006.01)I;G01R31/12(2006.01)I 主分类号 H01L23/544(2006.01)I
代理机构 上海思微知识产权代理事务所(普通合伙) 31237 代理人 屈蘅;李时云
主权项 一种集成电路中介质击穿可靠性分析的测试结构,包括:下层金属线结构,包括间隔排布的第一金属线结构和第二金属线结构;上层金属线结构,位于所述下层金属线结构上,其排布方向垂直于所述下层金属线结构的排布方向;通孔结构,用以电连接所述第一金属线结构和所述上层金属线结构;电介质,所述第一金属线结构、第二金属线结构、上层金属线结构和通孔结构通过所述电介质绝缘间隔。
地址 201203 上海市浦东新区张江路18号