发明名称 |
开关电源的时钟外同步电路 |
摘要 |
本发明公开了一种开关电源的时钟外同步电路,主要解决现有技术电路结构复杂,外同步时间长和存在频率抖动的缺点。该电路包括二分频电路、频率上限检测电路、频率下限检测电路、外同步停止检测电路和频率选择电路;外同步时钟通过二分频电路连接到频率下限检测电路和频率上限检测电路,以检测外同步时钟频率是否在预置的数值区间;频率下限检测电路与同步停止检测电路连接,以判断出外同步时钟是否移除;输出频率下限检测电路和频率上限检测电路输出的控制信号连接到频率选择电路,以控制频率选择电路从内部时钟和外同步时钟中选择一个输出作为开关电源的工作时钟。本发明电路结构简单,能够快速、准确地同步外部时钟,可应用于各类开关电源中。 |
申请公布号 |
CN102427364B |
申请公布日期 |
2014.02.12 |
申请号 |
CN201110404852.3 |
申请日期 |
2011.12.07 |
申请人 |
西安启芯微电子有限公司 |
发明人 |
来新泉;刘雨鑫;叶强;毛翔宇;李演明 |
分类号 |
H03L7/10(2006.01)I;H02M1/00(2007.01)I |
主分类号 |
H03L7/10(2006.01)I |
代理机构 |
陕西电子工业专利中心 61205 |
代理人 |
王品华 |
主权项 |
一种开关电源的时钟外同步电路,其特征在于,包括了二分频电路(1)、频率上限检测电路(2)、频率下限检测电路(3)、外同步停止检测电路(4)和频率选择电路(5);外同步时钟通过二分频电路(1)连接到频率下限检测电路(2)和频率上限检测电路(3),用于检测外同步时钟频率是否在预置的数值区间;频率下限检测电路(3)与同步停止检测电路(4)连接,用于使频率下限检测电路(3)能够判断出外同步时钟是否移除;频率下限检测电路(2)和频率上限检测电路(3)输出的控制信号连接到频率选择电路(5),用于控制频率选择电路(5)从内部时钟和外同步时钟中选择一个输出作为开关电源的工作时钟;所述的频率上限检测电路(2),包括第一电流源I1、PMOS管M1、NMOS管M2、第一施密特触发器ST1、电容C1和第二D触发器DFF2;PMOS管M1的栅极与NMOS管M2的栅极相连,并接二分频信号;PMOS管M1的漏极与NMOS管M2的漏极连接,并连接到第一施密特触发器ST1的输入端和电容C1的一端,电容C1的另一端接零电平;PMOS管M1的源极接第一电流源I1的一端,电流源I1的另一端接电源VDD,NMOS管M2的源极接地;第一施密特触发器ST1的输出连接到第二触发器DFF2的D输入端,第二D触发器DFF2的CLK输入端接二分频信号,清零端R连接使能信号,XQ输出端输出的控制信号C1连接到频率选择电路(5)的第一控制端p;所述的频率下限检测电路(3),包括第二电流源I2、PMOS管M3、NMOS管M4、第二施密特触发器ST2、电容C2和第三D触发器DFF3;PMOS管M3的栅极与NMOS管M4的栅极相连,并接二分频信号;PMOS管M3的漏极与NMOS管M4的漏极连接,并连接到第二施密特触发器ST2的输入端和电容C2的一端,电容C2的另一端接零电平;PMOS管M3的源极接第二电流源I2的一端,电流源I2的另一端接电源VDD,NMOS管M4的源极接零电平;第二施密特触发器ST2的输出连接到第三D触发器DFF3的D输入端,第三D触发器DFF3的CLK输入端接二分频信号,清零端R连接到外同步停止检测电路(4)的输出端,Q输出端输出的控制信号C2连接到频率选择电路(5)的第二控制端q。 |
地址 |
710075 陕西省西安市高新区沣惠南路20号华晶广场B座1203室 |