发明名称 一种快速估算集成电路良率的计算方法
摘要 本发明涉及一种快速估算集成电路良率的计算方法,包括:根据待分析集成电路中电路单元内的元件或者关键元件确定输入的原始参数变量并正交化,所述参数变量的个数Y为对电路特性最敏感的工艺参数的数量;由归一化高斯分布的原始采样点确定rmax,使其在Y维空间的chi分布的累积分布函数值等于设定的采样精度;在半径为rmax的超球体内获取均匀分布的M个采样点;基于M个采样点计算所述电路单元的失效概率。这种快速估算集成电路良率的计算方法,在失效区域的搜索上更加准确可靠,仿真研究结果表明:在效率,精度和失效区域搜索上有良好的折中,能快速有效估计数字电路的良率,大幅提高效率。
申请公布号 CN103577646A 申请公布日期 2014.02.12
申请号 CN201310554997.0 申请日期 2013.11.09
申请人 深港产学研基地 发明人 叶韵;何进;朱莹;杜彩霞;梅金河;曹宇;陈文新;朱小安;王成
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 深圳市惠邦知识产权代理事务所 44271 代理人 满群
主权项 一种快速估算集成电路良率的计算方法,其特征在于,包括以下步骤:确定正交化参数变量:根据待分析集成电路中电路单元内的元件或者关键元件确定输入的原始参数变量并正交化,所述参数变量的个数Y根据对电路特性有一定影响程度的工艺参数的数量确定;确定采样半径rmax:由归一化高斯分布的原始采样点确定rmax,使其在Y维空间的chi分布的累积分布函数值等于设定的采样精度;获得采样点:在半径为rmax的超球体内获取均匀分布的复数M个采样点;计算失效概率:基于M个采样点计算所述电路单元的失效概率。
地址 518057 广东省深圳市南山区高新区南区深港产学研基地