发明名称 超多输入编码器
摘要 本发明公开了一种超多输入编码器,包括n级编码处理矩阵,第i级编码处理矩阵数量为k<sub>i</sub>个,第i级第j个编码处理矩阵命名为Mij,j的取值范围为1至k<sub>i</sub>;编码处理矩阵Mij的矩阵行信号线数量为<img file="2013104872601100004DEST_PATH_IMAGE001.GIF" wi="32" he="30" />,矩阵列信号线数量为<img file="545699DEST_PATH_IMAGE002.GIF" wi="32" he="23" />,编码处理矩阵Mij包括<img file="DEST_PATH_IMAGE003.GIF" wi="56" he="30" />个编码输入电路,还包括X个通用编码电路,X为自然数;编码输入信号数量N为2的自然数次幂;编码输入信号与第一级编码处理矩阵相连;第一级编码处理矩阵至第n级编码处理矩阵依次相连,所述超多输入编码器还设置有停止因数s。本发明的超多输入编码器具有如下优点:减少了编码器输出引脚的数量;使得本超多输入编码器的集成度更高;使得本超多输入编码器工程实践可行性强、编码器延时小、可以处理超多编码输入信号和功耗低。
申请公布号 CN103580697A 申请公布日期 2014.02.12
申请号 CN201310487260.1 申请日期 2013.10.17
申请人 成都西科微波通讯有限公司 发明人 颜福才;吴昊;张碧清
分类号 H03M7/04(2006.01)I 主分类号 H03M7/04(2006.01)I
代理机构 代理人
主权项 1.一种超多输入编码器,其特征在于,包括n级编码处理矩阵,n为自然数;第i级编码处理矩阵数量为k<sub>i</sub>个,i的取值范围为1至n ,k<sub>i</sub>为小于等于<img file="2013104872601100001DEST_PATH_IMAGE001.GIF" wi="31" he="27" />的自然数,第i级第j个编码处理矩阵命名为Mij,j的取值范围为1至k<sub>i</sub>;编码处理矩阵Mij的矩阵行信号线数量为<img file="359772DEST_PATH_IMAGE002.GIF" wi="36" he="30" />,矩阵列信号线数量为<img file="2013104872601100001DEST_PATH_IMAGE003.GIF" wi="35" he="31" />,其中<img file="691966DEST_PATH_IMAGE004.GIF" wi="31" he="30" />和<img file="2013104872601100001DEST_PATH_IMAGE005.GIF" wi="29" he="35" />均为自然数,编码处理矩阵Mij包括<img file="888592DEST_PATH_IMAGE006.GIF" wi="57" he="30" />个编码输入电路,<img file="642921DEST_PATH_IMAGE006.GIF" wi="57" he="30" />个编码输入电路排列成<img file="379933DEST_PATH_IMAGE002.GIF" wi="36" he="30" />行<img file="841001DEST_PATH_IMAGE003.GIF" wi="35" he="31" />列, 每行编码输入电路同时连接编码处理矩阵的一根矩阵行信号线,每列编码输入电路同时连接编码处理矩阵的一根矩阵列信号线,每根矩阵行信号线分别连接<img file="270846DEST_PATH_IMAGE003.GIF" wi="35" he="31" />个编码输入电路,每根矩阵列信号线分别连接<img file="246892DEST_PATH_IMAGE002.GIF" wi="36" he="30" />个编码输入电路;还包括X个通用编码电路,X为自然数;编码输入信号数量N为2的自然数次幂;编码输入信号与第一级编码处理矩阵相连;第一级编码处理矩阵至第n级编码处理矩阵依次相连,所述超多输入编码器还设置有停止因数s,s为大于等于2的自然数;当第i级第j个编码处理Mij的矩阵行信号线数量<img file="725278DEST_PATH_IMAGE002.GIF" wi="36" he="30" />大于2<sup>s</sup>时,Mij的所有矩阵行信号都与第i+1级编码处理矩阵中的一个编码处理矩阵中的所述编码输入电路一一相连,且与Mij的所有矩阵行信号相连的第i+1级编码处理矩阵的编码输入电路数量为<img file="368749DEST_PATH_IMAGE002.GIF" wi="36" he="30" />个,否则Mij的矩阵行信号都与一个通用编码电路相连,且该通用编码电路的编码输入信号数量至少为<img file="703915DEST_PATH_IMAGE002.GIF" wi="36" he="30" />个;当第i级第j个编码处理Mij的矩阵列信号线数量<img file="370520DEST_PATH_IMAGE003.GIF" wi="35" he="31" />大于2<sup>s</sup>时,Mij的矩阵列信号都与第i+1级编码处理矩阵中的一个编码处理矩阵中的所述编码输入电路一一相连,且与Mij的所有矩阵行信号相连的第i+1级编码处理矩阵的编码输入电路数量为<img file="2013104872601100001DEST_PATH_IMAGE007.GIF" wi="34" he="30" />个,否则Mij的矩阵列信号都与一个通用编码电路相连,且该通用编码电路的编码输入信号数量至少为<img file="449334DEST_PATH_IMAGE007.GIF" wi="34" he="30" />个;第n级编码处理矩阵数量为k<sub>n</sub>个,k<sub>n</sub>为小于等于<img file="884995DEST_PATH_IMAGE008.GIF" wi="26" he="21" />的自然数,第n级编码处理矩阵中的每一个编码处理矩阵的行信号线数量和列信号线数量均小于2<sup>s</sup>,第n级编码处理矩阵中的每一个编码处理矩阵的行信号线或列信号线分别与一个通用编码电路相连;与第n级第j个编码处理矩阵Mnj的矩阵行信号线相连的通用编码电路的编码输入信号大于等于Mnj的矩阵行信号线数量<img file="2013104872601100001DEST_PATH_IMAGE009.GIF" wi="39" he="30" />,与第n级第j个编码处理矩阵Mnj的矩阵列信号线相连的通用编码电路的编码输入信号大于等于Mnj的矩阵列信号线数量<img file="391063DEST_PATH_IMAGE010.GIF" wi="36" he="30" />。
地址 610091 四川省成都市外西谢家祠四威电子大厦