发明名称 在脱离低功率模式期间和当时维持输入和/或输出配置以及数据状态
摘要 半导体集成电路装置在从低功率模式退出后,唤醒并重新初始化逻辑电路,以便在不干扰进入所述低功率模式时所存在的输入-输出(I/O)配置控制和数据状态的情况下,恢复内部寄存器的先前逻辑状态。因此,不分布先前在所述低功率模式下连接到所述半导体集成电路装置的其它装置的操作。一旦所述半导体集成电路装置的所有内部逻辑和寄存器都已被重新初始化,就可发出“低功率状态唤醒和恢复”信号。此信号指示在所述集成电路装置进入所述低功率模式时存储在I/O保持器单元中的所述I/O配置控制和数据状态已复原,且控制可返还给所述半导体集成电路装置的所述逻辑电路和/或内部寄存器。
申请公布号 CN101558380B 申请公布日期 2014.01.29
申请号 CN200780045694.9 申请日期 2007.12.10
申请人 密克罗奇普技术公司 发明人 迈克尔·西蒙斯;艾戈·沃吉沃达
分类号 G06F9/445(2006.01)I;H03K3/037(2006.01)I 主分类号 G06F9/445(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 王允方
主权项 一种集成电路装置,其具有低功率模式以及所维持的输入‑输出(I/O)配置和数据状态,所述集成电路装置包括:多个逻辑电路;以及输入‑输出(I/O)节点,其耦合到所述多个逻辑电路,其中所述I/O节点包括耦合到其输出耦合到外部I/O连接件的可配置驱动器和其输入耦合到外部I/O连接件的可配置接收器的I/O保持器单元;其中当所述I/O保持器单元接收到进入低功率模式信号时,所述I/O保持器单元将维持所述输出驱动器数据状态及所述输出驱动器和所述输入驱动器的I/O配置;其中当所述I/O保持器单元接收到从低功率模式唤醒和恢复信号时,所述I/O保持器单元将对所述输入接收器和输出驱动器数据状态和I/O配置的控制返还给所述多个逻辑电路,且低功率模式寄存器,其在所述低功率模式期间保持操作,而所述多个逻辑电路被置于低功率模式,其中所述低功率模式寄存器控制所述进入低功率模式信号和所述从低功率模式唤醒和恢复信号,所述低功率模式寄存器与所述多个逻辑电路相耦合,并且其中所述低功率模式寄存器只有在已适当地重新建立所有内部逻辑电平之后,产生所述从低功率模式唤醒和恢复信号。
地址 美国亚利桑那州