发明名称 |
静电放电保护电路、阵列基板和显示装置 |
摘要 |
一种静电放电保护电路、阵列基板和显示装置,涉及显示技术领域,能够在提高显示装置可靠性的同时,降低功耗。该静电放电保护电路包括:第一薄膜晶体管,其漏极连接于高电平输出端;第二薄膜晶体管,其源极连接于所述第一薄膜晶体管的源极作为放电端,其漏极连接于高电平输出端,其栅极连接于低电平输出端;第三薄膜晶体管,其源极和栅极连接于低电平输出端,其漏极连接于第一薄膜晶体管的栅极;连接于所述第一薄膜晶体管的栅极与所述放电端之间的电压差保持单元,所述电压差保持单元用于使所述第一薄膜晶体管的栅极与所述放电端之间的电压差保持不变;所述放电端用于连接栅线或数据线。 |
申请公布号 |
CN103515941A |
申请公布日期 |
2014.01.15 |
申请号 |
CN201210212575.0 |
申请日期 |
2012.06.21 |
申请人 |
京东方科技集团股份有限公司 |
发明人 |
吴仲远;段立业 |
分类号 |
H02H9/04(2006.01)I;H01L27/02(2006.01)I |
主分类号 |
H02H9/04(2006.01)I |
代理机构 |
北京中博世达专利商标代理有限公司 11274 |
代理人 |
申健 |
主权项 |
一种静电放电保护电路,其特征在于,包括:第一薄膜晶体管,其漏极连接于高电平输出端;第二薄膜晶体管,其源极连接于所述第一薄膜晶体管的源极作为放电端,其漏极连接于高电平输出端,其栅极连接于低电平输出端;第三薄膜晶体管,其源极和栅极连接于低电平输出端,其漏极连接于所述第一薄膜晶体管的栅极;连接于所述第一薄膜晶体管的栅极与所述放电端之间的电压差保持单元,所述电压差保持单元用于使所述第一薄膜晶体管的栅极与所述放电端之间的电压差保持不变;所述放电端用于连接栅线或数据线。 |
地址 |
100015 北京市朝阳区酒仙桥路10号 |