发明名称 基于时序逻辑电路和运算放大器的自适应增量调制系统
摘要 本发明涉及一种基于时序逻辑电路和运算放大器的自适应增量调制系统。本系统的发送端通过原调制信号X和积分器甲输出的量阶梯信号X在比较运算放大器甲中进行输入比较,比较出来的信号经过时钟脉冲打入发送端K<sup>β</sup>信号产生模块甲,<img file="DSA00000282676100011.GIF" wi="36" he="42" />端口输出的信号和O端输出的信号分别经过比较运算放大器乙和乘法放大运算器甲后作为乘法运算放大器乙的输入。乘法运算放大器乙的输出作用在积分器甲上,产生量化阶梯信号<img file="DSA00000282676100012.GIF" wi="46" he="41" />K<sup>β</sup>信号产生模块的<img file="DSA00000282676100013.GIF" wi="36" he="44" />端输出信号作为信道传输信号,在接收电路中经接收端K<sup>β</sup>信号产生模块乙的CP脉冲打入,<img file="DSA00000282676100014.GIF" wi="36" he="44" />端上输出和O端输出信号分别经过比较运算放大器丙和乘法放大运算器丙后作为乘法运算放大器丁的输入。乘法运算放大器丁的输出作用在积分器乙上,就产生了量化阶梯信号<img file="DSA00000282676100015.GIF" wi="37" he="41" />就是最后的接收信号。本发明结构简单,增量调制的台阶可自动控制,弥补增量调制中会产生的过大的过载量化噪声和普通量化噪声。
申请公布号 CN102013878B 申请公布日期 2014.01.15
申请号 CN201010291178.8 申请日期 2010.09.21
申请人 上海大学 发明人 何绪兰;陶喆;张晓光;林财兴;荣坚;马嘉林
分类号 H03G3/20(2006.01)I 主分类号 H03G3/20(2006.01)I
代理机构 上海上大专利事务所(普通合伙) 31205 代理人 何文欣
主权项 1.一种基于时序逻辑电路和运算放大器的自适应增量调制ADM调制系统,包括信号发送端电路和信号接收端电路,其特征在于所述的信号发送端电路是由两个比较运算放大器甲、乙(1、10)、一个K<sup>β</sup>信号产生模块甲(2)、两个乘法运算放大器甲、乙(4、8)、一个RC积分器甲(9)、三个电容(6、7、3)和一个X型继电器甲(5)组成;所述信号接收端电路是由一个比较运算放大器丙(17)、一个K<sup>β</sup>信号产生模块乙(11)、两个乘法运算放大器丙、丁(12、14),一个RC积分器丁(18)、三个电容(15、16、19)和一个X型继电器乙(13)组成;所述的信号发送端电路连接方式:比较运算放大器甲(1)输出端连接在K<sup>β</sup>信号产生模块甲(2)的输入端,K<sup>β</sup>信号产生模块甲(2)的O输出端连接在乘法运算放大器甲(4)的一个输入端,K<sup>β</sup>信号产生模块甲(2)的<img file="864849DEST_PATH_IMAGE002.GIF" wi="17" he="24" />输出端连接在比较运算放大器乙(10)的正向输入端,乘法运算放大器甲(4)的另一个输入端和一个输出端分别和X型继电器甲(5)的输入端相连,该X型继电器甲(5)的两个输出端分别经电容(6、7)后接地;乘法运算放大器乙(8)的输出端经RC积分器甲(9)连接电容(3)后接地;所述的信号接收端电路连接方式: K<sup>β</sup>信号产生模块乙(11)的O输出端连接在乘法运算放大器丙(12)的输入端,K<sup>β</sup>信号产生模块乙(11)的<img file="2010102911788100001DEST_PATH_IMAGE003.GIF" wi="17" he="24" />输出端连接在比较运算放大器丙(17)的正向输入端,乘法运算放大器丙(12)的一个输入端和一个输出端分别和X型继电器乙(13)的输入端相连,该X型继电器乙(13)的两个输出端分别经电容(15、16)后接地;乘法运算放大器丁(14)的输出端经积分器丁(18)连接电容(19)后接地。
地址 200444 上海市宝山区上大路99号