发明名称 使用双重定义资料脚位以解决记忆体模组插槽布局线路过长之控制晶片组
摘要 本发明提供一种双重定义资料脚位之控制晶片组,以解决记忆体模组插槽布局线路过长,其系将控制晶片组之资料脚位双重定义,并藉由多工装置及解多工装置,使控制晶片组可因应记忆体模组插槽中所插置之记忆体模组种类自动输出相对应之资料脚位。如此即可使两种记忆体模组插槽中离控制晶片组较远之记忆体模组插槽之资料脚位之布局线路缩短,以改善知技术之缺点。
申请公布号 TW481786 申请公布日期 2002.04.01
申请号 TW089113310 申请日期 2000.07.05
申请人 威盛电子股份有限公司 发明人 张乃舜;余嘉兴
分类号 G11C11/00 主分类号 G11C11/00
代理机构 代理人 詹铭文 台北巿罗斯福路二段一○○号七楼之一
主权项 1.一种使用双重定义资料脚位以解决布局线路过长之控制晶片组,其具有n个资料脚位,该n个资料脚位双重定义,亦即该第j个资料脚位定义为一第一类顺序之第a个位元及一第二类顺序之第b个位元,而该第k个资料脚位定义为该第一类顺序之第b个位元及该第二类顺序之第c个位元,该控制晶片组至少包括:一第一先进先出记忆体,至少具有n个位元输出端,用以暂存一输出资料;一多工装置,耦接至该第一先进先出记忆体及该控制晶片组之该n个资料脚位,其具有n个第一类输入端、n个第二类输入端、n个输出端及一选择输入端,该多工装置依据该选择输入端,决定该n个输出端中之第x个输出端等于该些第一类输入端之第x个输入端与该些第二类输入端之第x个输入端二者择一,该第x个输出端接至该些资料脚位之第x个资料脚位,其中该第一先进先出记忆体之第b个位元输出端连接至该多工装置之该些第二类输入端之第j个输入端以及该些第一类输入端之第k个输入端;一第二先进先出记忆体,至少具有n个位元输入端,用以暂存一输入资料;以及一解多工装置,耦接至该控制晶片组之该n个资料脚位,具有n个第一类输出端、n个第二类输出端、n个输入端及一选择输入端,该解多工装置依据该选择输入端,决定该n个输入端中之第x个输入端等于该些第一类输出端之第x个输出端与该些第二类输出端之第x个输出端二者择一,该第x个输入端接至该些资料脚位之第x个资料脚位,其中该第二先进先出记忆体之第b个位元输入端连接至该解多工装置之该些第二类输出端之第j个输出端以及该些第一类输出端之第k个输出端;其中n为大于0之正整数,而a,b,c,j,k,x皆大于等于0且小于n。2.如申请专利范围第1项所述之控制晶片组,其中该控制晶片组系用于一主机板上,该主机板包括:一第一类记忆体模组插槽,用以插置一第一类记忆体模组;以及一第二类记忆体模组插槽,用以插置一第二类记忆体模组,则:当该控制晶片组存取该第一类记忆体模组时,该多工装置之该选择讯号使该多工装置之该n个输出端等于该些第一类输入端,该解多工装置之该选择讯号使该解多工装置之该些第一类输出端等于该n个输入端,当该控制晶片组存取该第二类记忆体模组时,该多工装置之该选择讯号使该多工装置之该n个输出端等于该些第二类输入端,该解多工装置之该选择讯号使该解多工装置之该些第二类输出端等于该n个输入端。3.如申请专利范围第2项所述之控制晶片组,其中该第一类记忆体模组及该第二类记忆体模组上皆具有一记忆体模组种类资料,该主机板更包括一CPU,系统开机后,该CPU透过该控制晶片组,读取并储存该记忆体模组种类资料,以决定存取之记忆体模组的种类。4.如申请专利范围第3项所述之控制晶片组,其中该记忆体模组种类资料系储存于一电子可抹除式唯读记忆体(EEPROM)中。5.如申请专利范围第2项所述之控制晶片组,其中该多工装置包括64个2对1多工器。6.如申请专利范围第2项所述之控制晶片组,其中该解多工装置包括64个1对2解多工器。7.如申请专利范围第2项所述之控制晶片组,其中该n个输入资料脚位之n値为64。8.一种使用双重定义资料脚位以解决布局线路过长之控制晶片组,其至少包括n个资料脚位,该n个资料脚位双重定义,亦即该第j个资料脚位定义为一第一类顺序之第a个位元及一第二类顺序之第b个位元,而该第k个资料脚位定义为该第一类顺序之第b个位元及该第二类顺序之第c个位元,该控制晶片组至少包括:一第一先进先出记忆体,至少具有n个位元输出端,用以暂存一输出资料;一多工装置,耦接至该第一先进先出记忆体及该控制晶片组之该n个资料脚位,其具有n个第一类输入端、n个第二类输入端、n个输出端及一选择输入端,其中该第一先进先出记忆体之第b个位元输出端连接至该多工装置之该些第二类输入端之第j个输入端以及该些第一类输入端之第k个输入端;一第二先进先出记忆体,至少具有n个位元输入端,用以暂存一输入资料;以及一解多工装置,耦接至该控制晶片组之该n个资料脚位,具有n个第一类输出端、n个第二类输出端、n个输入端及一选择输入端,其中该第二先进先出记忆体之第b个位元输入端连接至该解多工装置之该些第二类输出端之第j个输出端以及该些第一类输出端之第k个输出端;其中n为大于0之正整数,而a,b,c,j,k皆大于等于0且小于n。9.如申请专利范围第8项所述之控制晶片组,其中该控制晶片组系用于一主机板上,该主机板包括:一第一类记忆体模组插槽,用以插置一第一类记忆体模组;以及一第二类记忆体模模组槽,用以插置一第二类记忆体模组,则:当该控制晶片组存取该第一类记忆体模组时,该多工装置之该选择讯号使该多工装置之该n个输出端等于该些第一类输入端,该解多工装置之该选择讯号使该解多工装置之该些第一类输出端等于该n个输入端,当该控制晶片组存取该第二类记忆体模组时,该多工装置之该选择讯号使该多工装置之该n个输出端等于该些第二类输入端,该解多工装置之该选择讯号使该解多工装置之该些第二类输出端等于该n个输入端。10.如申请专利范围第9项所述之控制晶片组,其中该第一类记忆体模组及该第二类记忆体模组上皆具有一记忆体模组种类资料,该主机板更包括一CPU,系统开机后,该CPU透过该控制晶片组,读取并储存该记忆体模组种类资料,以决定存取之记忆体模组的种类。11.如申请专利范围第10项所述之控制晶片组,其中该记忆体模组种类资料系储存于一电子可抹除式唯读记忆体(EEPROM)中。12.如申请专利范围第9项所述之控制晶片组,其中该多工装置包括64个2对1多工器。13.如申请专利范围第9项所述之控制晶片组,其中该解多工装置包括64个1对2解多工器。14.如申请专利范围第9项所述之控制晶片组,其中该n个输入资料脚位之n値为64。图式简单说明:第1图系绘示习知主机板元件配置之方块图;第2图系绘示本发明一较佳实施例之一控制晶片组之方块示意图;第3图系绘示本发明一较佳实施例之多工装置之方块示意图;以及第4图系绘示本发明一较佳实施例之解多工装置之方块示意图。
地址 台北县新店巿中正路五三三号八楼