发明名称 多核处理器系统
摘要 本发明提供一种多核处理器系统。在混搭了高可靠应用(112)和低可靠应用(111)的状态下运用多核处理器系统(100)。多核处理器系统(100)处于CPU(#1)执行低可靠应用(111)并且CPU(#2)执行高可靠应用(112)的状态。存储器保护控制器(106#2)访问用户区域(121)内的高可靠应用存储器区域(123),并且访问保护区域(124)内的高可靠应用存储器区域(125)。在由于低可靠应用(111)进行不正确写入而破坏了高可靠应用存储器区域(123)的数据的情况下,CPU(#2)通过向高可靠应用存储器区域(123)复制高可靠应用存储器区域(125)的数据来复原数据。
申请公布号 CN103493022A 申请公布日期 2014.01.01
申请号 CN201180069869.6 申请日期 2011.03.28
申请人 富士通株式会社 发明人 山下浩一郎;山内宏真;铃木贵久;栗原康志
分类号 G06F11/16(2006.01)I;G06F21/78(2013.01)I 主分类号 G06F11/16(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 舒艳君;李洋
主权项 一种多核处理器系统,其特征在于,包括:多个CPU;存储器;以及存储器保护控制器,其被配置在所述多个CPU与所述存储器之间,所述存储器保护控制器在执行应用程序时根据所述多个CPU的访问请求来访问第1存储器区域,并且访问在系统启动时被确保的第2存储器区域。
地址 日本神奈川县