发明名称 一种并联同步整流管的驱动控制电路和开关电源
摘要 本发明公开了一种并联同步整流管的驱动控制电路,用于驱动及控制N个并联的同步整流管,N为正整数,该驱动控制电路具有用于获取负载电流信号的输入端和用于输出驱动信号的M个输出端,M为大于1但不大于N的正整数,M个输出端与N个同步整流管的驱动极连接,其中,每个同步整流管的驱动极与一个输出端连接,且每个输出端与至少一个同步整流管的驱动极连接,驱动控制电路根据负载电流信号的大小控制N个并联的同步整流管导通的个数。本发明实施例还提供相应的开关电源。本发明实施例提供的驱动控制电路能够根据负载的变化自适应调整导通的同步整流管的个数,从而实现既满足应用需要,又能降低在小负载场景下的驱动损耗,提高轻载效率。
申请公布号 CN102097924B 申请公布日期 2014.01.01
申请号 CN201110036242.2 申请日期 2011.02.11
申请人 华为技术有限公司 发明人 周涛
分类号 H02M1/088(2006.01)I 主分类号 H02M1/088(2006.01)I
代理机构 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人 彭愿洁;李文红
主权项 一种并联同步整流管的驱动控制电路,用于驱动及控制N个并联的同步整流管,N为大于2的正整数,其特征在于:该驱动控制电路具有用于获取负载电流信号的输入端和用于输出驱动信号的M个输出端,M为大于1但小于N的正整数,所述M个输出端与所述N个并联的同步整流管的驱动极连接,其中,每个同步整流管的驱动极与驱动控制电路的一个输出端连接,且驱动控制电路的每个输出端与至少一个同步整流管的驱动极连接,所述驱动控制电路根据所述负载电流信号的大小调节所述M个输出端所输出的有效驱动信号的个数,以控制所述N个并联的同步整流管导通的个数;在所述负载电流信号增大时,所述驱动控制电路增加输出有效驱动信号的输出端的个数;在所述负载电流信号减小时,所述驱动控制电路减少输出有效驱动信号的输出端的个数;所述驱动控制电路包括:与所述N个并联的同步整流管连接的驱动电路,以及与所述驱动电路连接的控制电路;所述控制电路,包括所述用于获取负载电流信号的输入端,还包括用于输出控制信号的M个信号输出端,该控制电路用于根据所述负载电流信号的大小决定输出有效控制信号的信号输出端的个数;所述驱动电路,包括所述用于输出驱动信号的M个输出端,还包括与所述控制电路的M个信号输出端连接的M个信号输入端,该驱动电路用于将所述控制信号放大以产生驱动信号;所述控制电路是数字控制器,所述数字控制器的信号输出端输出的控制信号包括:脉冲宽度调制PWM信号,或者高低电平逻辑信号;所述M个信号输出端包括M减去K个PWM信号输出端和K个高低电平逻辑信号输出端,K为小于M的正整数,其中,任一个高低电平逻辑信号输出端输出的高低电平逻辑信号能够与PWM信号通过与门相与后另外产生一个PWM信号。
地址 518129 广东省深圳市龙岗区坂田华为总部办公楼