发明名称 多网口智能网卡及数据处理方法
摘要 本发明公开了一种多网口智能网卡及数据处理方法,其中智能网卡包括FPGA芯片、存储器、网络管理芯片模块、网络变压器模块、光纤接口模块和串行接口。网络管理芯片模块与网络变压器模块、光纤接口模块连接,通过其接收被监视的网络数据包,并发送给FPGA芯片;串行接口与FPGA芯片连接,接收外部对时信号,并转发给FPGA芯片;FPGA芯片接收串行接口转发的对时信号,并接收网络变压器模块和光纤接口模块发送的网络数据包,FPGA芯片对接收的网络数据包按接收顺序排列在数据包前增加接收序号和精确的接收时间,并发送给存储器存储。本发明能够极大的降低CPU的负荷率,可提高网络监视的效率和可靠性。
申请公布号 CN103475493A 申请公布日期 2013.12.25
申请号 CN201310453543.4 申请日期 2013.09.29
申请人 武汉希文科技股份有限公司 发明人 鞠林涛
分类号 H04L12/02(2006.01)I;G06F1/16(2006.01)I 主分类号 H04L12/02(2006.01)I
代理机构 湖北武汉永嘉专利代理有限公司 42102 代理人 乔宇
主权项 一种多网口智能网卡,其特征在于,包括FPGA芯片、存储器、网络管理芯片模块、网络变压器模块、光纤接口模块和串行接口;网络变压器模块包括多个网络变压器;光纤接口模块包括多个光纤接口;网络管理芯片模块与网络变压器模块、光纤接口模块连接,通过其接收被监视的网络数据包,并发送给FPGA芯片;该网络管理芯片模块包括多个网络管理芯片;串行接口与FPGA芯片连接,接收外部对时信号,并转发给FPGA芯片;FPGA芯片接收串行接口转发的对时信号,并接收网络变压器模块和光纤接口模块发送的网络数据包,FPGA芯片对接收的网络数据包按接收顺序排列在数据包前增加接收序号和精确的接收时间,并发送给存储器存储。
地址 430074 湖北省武汉市东湖开发区关东科技园7-4-505