发明名称 | 一种LZ77压缩算法硬件加速系统及加速方法 | ||
摘要 | 本发明公开了一种LZ77压缩算法硬件加速系统及方法,该系统包括:数据输入控制模块,用于控制接口传输过来的数据以特定的方式缓存到数据缓存模块;数据缓存模块,用于缓存接口传输过来的数据同时为LZ77压缩模块提供待压缩数据源;LZ77压缩模块,用于对待压缩数据采用LZ77压缩方法进行压缩;数据输出控制模块,用于控制压缩后的数据传输至接口,以便接口读取压缩后的数据。本发明提供了一种LZ77压缩算法硬件加速系统及方法,采用可编程逻辑器件(FPGA)实现LZ77压缩算法,通过采用数据缓存模块加速LZ77压缩算法,从而有效的提高了现有LZ77压缩算法的处理效率。 | ||
申请公布号 | CN103475375A | 申请公布日期 | 2013.12.25 |
申请号 | CN201310397198.7 | 申请日期 | 2013.09.04 |
申请人 | 东南大学 | 发明人 | 李冰;尚壮壮;董乾;王刚;赵霞;刘勇 |
分类号 | H03M7/30(2006.01)I | 主分类号 | H03M7/30(2006.01)I |
代理机构 | 南京经纬专利商标代理有限公司 32200 | 代理人 | 许方 |
主权项 | 一种LZ77压缩算法硬件加速系统,其特征在于,包括数据输入控制模块、数据缓存模块、LZ77压缩模块和数据输出控制模块,其中:所述数据输入控制模块用于将控制接口传输过来的数据打包成8字节数据组,并传输至数据缓存模块;所述数据缓存模块用于存储上述8字节数据组,并在接收到LZ77压缩模块发出的读请求时,为该8字节数据组加上标示字节,将得到的9个字节长度的数据以数据源的形式传输至LZ77压缩模块;所述LZ77压缩模块用于对上述待压缩的数据源采用LZ77压缩方法压缩成LZ77数据包,并将LZ77数据包传输至数据输出控制模块;所述数据输出控制模块用于将上述LZ77数据包以8字节组包的形式输出。 | ||
地址 | 214135 江苏省无锡市新区菱湖大道99号 |