发明名称 多线程事务性存储器一致性
摘要 本公开提供用于在多线程处理环境下维持高速缓存一致性的系统和方法。对于数据高速缓存中的每个位置,维持指定高速缓存位置相对于其他数据高速缓存和/或相对于支持数据高速缓存的共享存储器资源的一致性的全局状态。对于每个高速缓存位置,维持与多个线程相关联的线程状态信息。线程状态信息除全局状态以外并与全局状态分开地被加以指定,并且用来独立地控制用于高速缓存位置的对每个线程的读和写许可。线程状态信息还例如由高速缓存控制器用来控制是否将回滚与高速缓存位置相关的线程的未提交事务。
申请公布号 CN103455308A 申请公布日期 2013.12.18
申请号 CN201310210525.3 申请日期 2013.05.30
申请人 辉达公司 发明人 吉列尔莫·J·罗扎斯
分类号 G06F9/38(2006.01)I;G06F9/46(2006.01)I 主分类号 G06F9/38(2006.01)I
代理机构 北京市磐华律师事务所 11336 代理人 徐丁峰;魏宁
主权项 一种具有事务性存储器系统的多线程微处理器,包括:数据高速缓存,其由共享存储器资源所支持,所述数据高速缓存包括多个高速缓存位置;以及高速缓存控制器,其与所述数据高速缓存可操作地耦连并且对于所述高速缓存位置中的每一个维持和控制,(ⅰ)用于所述高速缓存位置的全局状态,其指定所述高速缓存位置相对于所述共享存储器资源以及相对于由所述共享存储器资源所支持的另一数据高速缓存中的高速缓存位置的一致性,以及(ⅱ)和与所述高速缓存位置交互的多个线程相关联的线程状态信息,所述线程状态信息除所述全局状态以外并与所述全局状态分开地被加以指定,其中所述高速缓存控制器使用所述线程状态信息来单独地控制是否每个线程能够读取自或写入到所述高速缓存位置,以及来控制是否将回滚与所述高速缓存位置相关的线程的未提交事务。
地址 美国加利福尼亚州